找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 543|回复: 22
打印 上一主题 下一主题

2017年7月23日公益PCB评审报告节选

[复制链接]

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
跳转到指定楼层
1#
发表于 2017-7-24 08:37 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1.  跨分割,如ART04与ART07互换就可以避免跨分割.9 j+ \$ E( Y% ^2 `
, A" f$ c* i% M4 M. ?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

37

主题

306

帖子

1308

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1308
推荐
发表于 2017-9-6 15:05 | 只看该作者
EDA365QA 发表于 2017-7-24 08:41
  S6 w3 e3 Q, j+ {" I5 ?% e5.  时钟与DQS差太大了.

- A, U* ]1 W* m' x3 D2 {# O看图片,地址、控制、时钟线走的是T型拓扑,而数据线走的是点对点的,那么时钟和每组数据线的dqs该怎样控制,datasheet里应该有写等长控制要求,这种的应该是到每片颗粒的时钟线长度比到该颗粒的dqs长一定的数值是吧。
# c9 e( A6 p/ I

37

主题

306

帖子

1308

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1308
推荐
发表于 2017-9-6 11:46 | 只看该作者
EDA365QA 发表于 2017-7-24 08:41
- P* H8 ~: F  A5 n; z5 Q' c4.  DDR下拉都应在末端.

, @8 q0 e1 [! @; \0 u/ J$ z. i+ U是指的vtt的电阻吧,这个端接电阻放在哪里应该看走的拓扑吧,如果是fly_by,就需要放在末端颗粒,现在看这个图走的是T型拓扑,是不是放在中间的T点位置?! B: `# B4 N+ e* ?( ~7 O

34

主题

434

帖子

7474

积分

EDA365版主(50)

Rank: 5

积分
7474
推荐
发表于 2017-7-24 14:49 | 只看该作者
wshna0221 发表于 2017-7-24 14:41# v  q5 M  p3 m$ H! j
哦,那遭了,刚做了一块板子,差了1000mil左右。DDR3两颗芯片

: x/ }- P! h3 E  BDDR3没有这个要求
' B( r7 y( L# r  n! n

点评

对,我也看到DDR3没要求DQS和clk有相关联的  详情 回复 发表于 2017-7-27 12:15

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
2#
 楼主| 发表于 2017-7-24 08:38 | 只看该作者
2.  铺地铜没有打孔无意义.
$ G1 e/ [7 c/ B3 W0 L9 m
8 K+ z6 p, h1 r8 g5 z

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
3#
 楼主| 发表于 2017-7-24 08:40 | 只看该作者
3.  电源连接需补强.0 y5 M8 q* k3 w) ?: n
5 C# v+ Z, z6 a

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
4#
 楼主| 发表于 2017-7-24 08:41 | 只看该作者
4.  DDR下拉都应在末端.+ P+ S9 `$ g6 g' p$ Q0 Y
5 s. ?# k5 U" B1 \2 M# t7 a- M6 N

点评

是指的vtt的电阻吧,这个短接电阻放在哪里应该看走的拓扑吧,如果是fly_by,就需要放在末端颗粒,现在看这个图走的是T型拓扑,是不是放在中间的T点位置?  详情 回复 发表于 2017-9-6 11:46

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
5#
 楼主| 发表于 2017-7-24 08:41 | 只看该作者
5.  时钟与DQS差太大了.
9 @( I- j" O7 `, |1 B8 p$ _! u5 ] 2 q; j" p- @( L# G, _# G8 ?" J

点评

看图片,地址、控制、时钟线走的是T型拓扑,而数据线走的是点对点的,那么时钟和每组数据线的dqs该怎样控制,datasheet里应该有写等长控制要求,这种的应该是到每片颗粒的时钟线长度比到改颗粒的dqs长一定的数值是吧  详情 回复 发表于 2017-9-6 15:05
差多少合适呢?  详情 回复 发表于 2017-7-24 09:50

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
6#
 楼主| 发表于 2017-7-24 08:42 | 只看该作者
6.  跨分割还可以优化.( a3 H; l8 _( Q4 L9 j

$ ~; j6 M9 B2 L+ i+ [! o& @1 V

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
7#
 楼主| 发表于 2017-7-24 08:43 | 只看该作者
7.  5V需要补强.
- ~+ X) E8 X' b- ~ - ~4 W  J% t- U2 f/ k

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
8#
 楼主| 发表于 2017-7-24 08:43 | 只看该作者
8.  相邻层有重叠走线.; P4 `' X8 K2 o6 |
% a+ X: y! g1 W) l/ C- f, s: F6 }# U

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
9#
 楼主| 发表于 2017-7-24 08:44 | 只看该作者
9.  板框有移动了.4 x" l) O9 z# Q  x5 a
  J% z9 R7 \2 [  ^+ A$ q8 R; V

209

主题

2288

帖子

2416

积分

EDA365版主(50)

Rank: 5

积分
2416
10#
 楼主| 发表于 2017-7-24 08:45 | 只看该作者
10.  左右两边有跨分割.
/ W1 a$ b- H1 y  l
( v1 V5 c: e4 o! [" l, @8 N( D- N

14

主题

356

帖子

2865

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2865
11#
发表于 2017-7-24 09:02 | 只看该作者

27

主题

398

帖子

1164

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1164
12#
发表于 2017-7-24 09:50 | 只看该作者
EDA365QA 发表于 2017-7-24 08:41
, y* f  ]! Q* p4 w3 f; d& I7 [5.  时钟与DQS差太大了.
4 ]; f- i0 ^/ @' _
差多少合适呢?
, I3 B2 {& B: A4 ?1 u+ ^
2 s1 S" q7 N5 l$ Z

点评

pcb
最好不要大于500MIL.  详情 回复 发表于 2017-7-24 14:11

34

主题

434

帖子

7474

积分

EDA365版主(50)

Rank: 5

积分
7474
13#
发表于 2017-7-24 14:11 | 只看该作者
wshna0221 发表于 2017-7-24 09:50
' Q5 d1 f  F2 a* s差多少合适呢?
8 E3 t% }2 ?  j3 Z& H- S1 g
最好不要大于500MIL.

点评

哦,那遭了,刚做了一块板子,差了1000mil左右。DDR3两颗芯片  详情 回复 发表于 2017-7-24 14:41

27

主题

398

帖子

1164

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1164
14#
发表于 2017-7-24 14:41 | 只看该作者
pcb 发表于 2017-7-24 14:11
7 M! {7 @5 O0 v1 Q+ d最好不要大于500MIL.
. l* i4 ]. I# k- `, _! L5 e8 `/ B5 o( O
哦,那遭了,刚做了一块板子,差了1000mil左右。DDR3两颗芯片# G0 K7 j! Y" }5 q# ^" Y7 i

点评

我们是DDR2  发表于 2017-9-11 09:07
这两根线我们都是做等长的  发表于 2017-9-11 09:07
pcb
DDR3没有这个要求  详情 回复 发表于 2017-7-24 14:49
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-23 22:17 , Processed in 0.079991 second(s), 47 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表