找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 284|回复: 10
打印 上一主题 下一主题

关于中间相邻信号层走高速信号线的问题

[复制链接]

5

主题

74

帖子

838

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
838
跳转到指定楼层
1#
发表于 2015-10-4 20:20 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一块六层板的层叠结构是top、power、singnal2、singnal3、gnd、bottom: \/ Y0 _& M& ^1 b3 i
DDR2的数据线有人推荐我走在中间的信号层,但是走在中间的信号层不同组之间必然会有交叉和重叠,而这两层之间FR4只有8MIL  不会串扰很严重么?
; w$ g& |! B: y; t. j/ \9 _; k5 _4 ]; U# c0 e: Q
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

15

主题

1123

帖子

2417

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2417
2#
发表于 2015-10-4 20:32 | 只看该作者
会比较严重。要慎重!

点评

是的 所以我觉得可能把一部分数据线走在BOTTOM会好一些,但走在外层的抗干扰能力又会差些,所以比较纠结  详情 回复 发表于 2015-10-4 20:41

5

主题

74

帖子

838

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
838
3#
 楼主| 发表于 2015-10-4 20:41 | 只看该作者
菩提老树 发表于 2015-10-4 20:32
7 s+ u% ?& i+ [, ~5 R会比较严重。要慎重!

. A& X& K; l9 n' c是的   所以我觉得可能把一部分数据线走在BOTTOM会好一些,但走在外层的抗干扰能力又会差些,所以比较纠结
+ w, m+ \9 g" c3 D# F$ [* i0 }3 \( C

点评

不要认为信号在外层就干扰大,当然,还是要考虑信号完整性的问题  详情 回复 发表于 2015-10-6 21:21
没有什么纠结的,信号没那么脆,注意点间距就可以了 又是不能走外层,那些四层板的PC主板怎么办  详情 回复 发表于 2015-10-5 12:29

3

主题

103

帖子

791

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
791
4#
发表于 2015-10-5 12:29 | 只看该作者
FelixPan 发表于 2015-10-4 20:41& P' S, r+ e8 x3 X' ]
是的   所以我觉得可能把一部分数据线走在BOTTOM会好一些,但走在外层的抗干扰能力又会差些,所以比较纠 ...

5 R/ r' [, \: O0 v) J" q# C1 \没有什么纠结的,信号没那么脆,注意点间距就可以了
8 b( @5 F5 j3 b7 @' [又是不能走外层,那些四层板的PC主板怎么办
6 f" b; K" @0 S8 J( C# N1 ~; d

点评

學習  详情 回复 发表于 2015-10-9 10:41
學習  详情 回复 发表于 2015-10-8 09:07
说的在理 学习了  详情 回复 发表于 2015-10-5 12:50
一代水王!

5

主题

74

帖子

838

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
838
5#
 楼主| 发表于 2015-10-5 12:50 | 只看该作者
飞扬PCB 发表于 2015-10-5 12:29
0 v. |7 e* y: q3 d- I; t没有什么纠结的,信号没那么脆,注意点间距就可以了; E; U9 s, u& c
又是不能走外层,那些四层板的PC主板怎么办
+ m" s% k: z" J  U- w3 [( ]( N
说的在理   学习了1 W( Z" R3 Q. c9 [! s( r  z
/ r3 L& d. o, x. r( q7 m+ \# }

15

主题

1123

帖子

2417

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2417
6#
发表于 2015-10-6 21:21 | 只看该作者
FelixPan 发表于 2015-10-4 20:41
0 N( ]. d6 [2 |! j) \/ k- `* Y是的   所以我觉得可能把一部分数据线走在BOTTOM会好一些,但走在外层的抗干扰能力又会差些,所以比较纠 ...

9 I/ o% ], _+ Q* G" d, B; c不要认为信号在外层就干扰大,当然,还是要考虑信号完整性的问题

20

主题

270

帖子

2228

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2228
7#
发表于 2015-10-7 12:05 | 只看该作者
肯定会有,是否严重要测试才知道。可以依据板厚做优化,S2-S3之间的介质厚度要大于2倍S2-POWER/S3-GND的介质厚度

28

主题

2345

帖子

8894

积分

六级会员(60)

Rank: 6Rank: 6

积分
8894
8#
发表于 2015-10-7 13:16 | 只看该作者
怎么会只有8mil呢,你板厚多少?
又累又out...............

28

主题

307

帖子

1073

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1073
9#
发表于 2015-10-8 09:07 | 只看该作者
飞扬PCB 发表于 2015-10-5 12:29
9 P' V3 c6 }- O, B2 }没有什么纠结的,信号没那么脆,注意点间距就可以了
# S1 m1 r! ?# i. l  u又是不能走外层,那些四层板的PC主板怎么办

0 E$ N. d7 j2 p學習
( A, b7 a+ }8 E! t

20

主题

171

帖子

1331

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1331
10#
发表于 2015-10-9 10:41 | 只看该作者
飞扬PCB 发表于 2015-10-5 12:29. R$ A: ~  ]3 n& j
没有什么纠结的,信号没那么脆,注意点间距就可以了
$ v. C! H% r5 z" Y又是不能走外层,那些四层板的PC主板怎么办

4 V9 C* K8 ]  [0 y% m- ?學習
8 j' V8 y: l4 c. a' d1 y

17

主题

320

帖子

897

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
897
11#
发表于 2015-10-15 10:11 | 只看该作者
对于高速板8mil已经很宽了,走内层问题不大, 两层走线尽量不要重叠,尽量呈垂直或者斜角走线。以前老的上网本和山寨平板大多都是6层。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-10 12:24 , Processed in 0.068452 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表