找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 3512|回复: 5
打印 上一主题 下一主题

在PADS LAYOUT中栅格点的问题

[复制链接]

23

主题

75

帖子

424

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
424
跳转到指定楼层
1#
发表于 2012-12-7 11:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
弱弱的问下# o, g& R0 v2 W, v' F8 D
* Q5 S8 u# n0 s' t  {0 p, w0 e; E- o
  在布局与走线时,大家都是按着栅格点来的。我有个疑问就是,有时一个元器件(比如说是CPU),四周的空间有限,而按着栅格点对齐放的话,可能放不下,此时大家是如何做的?(自己习惯不好,差不多都是设很小栅格点来布局的)/ Q' A2 f5 o8 [+ j8 h
: F& y; n: e8 S8 \! [  s
  还有走线时,有的元器件中心点出线方式并不一定刚好在栅格点上面,此时在Layout中大家是如何处理的(不是在Router,并且Layou中DRC是关闭的状况)。大家可能会说,不管是不是在栅格点上面,都是可以从栅格点上面看出来的。这个是可以通过栅格点看出来的,但是对于密底比较大的PCB来说,(在Layout中关闭DRC的情况下,并不能刚好保证走线的间距刚好等于安全间距,可能要大于那么点)走线之间的间距如果都比安全间距都要大那么一点的话,是很浪费有限走线空间的。4 \; q! x( ^- y- L
- h% J6 Z0 k" H. j
注:此上面话题是在LAYOUT中走线的
" b1 w, E& o* J' V* V1 q& {' m  我看过有的人用Layout做出来的板子非常漂亮,走线差不多都是在栅格点上面的。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

23

主题

75

帖子

424

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
424
2#
 楼主| 发表于 2012-12-7 11:53 | 只看该作者
好的习惯往往能够受益终生!
' B5 X9 M' q7 f9 P
7 M& i5 U- A- }" `8 ?8 o: H  看了下Cadence中,布局与走线差不多都是按栅格点来的。但是按栅格点布局一直不是太习惯。
6 g; [  k4 B7 m8 N   

13

主题

133

帖子

508

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
508
3#
发表于 2012-12-7 16:34 | 只看该作者
显示栅格设为4mil,元件摆放的时候设计栅格按4mil摆放,走线的时候设置为2mil,还要保证BGA坐标没有小数点哈,有的话要改成整数,我以前用layout就是这样做的就可以

39

主题

186

帖子

1776

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1776
4#
发表于 2012-12-8 08:32 | 只看该作者
为啥一定要放在栅格点上呢?

19

主题

97

帖子

164

积分

二级会员(20)

Rank: 2Rank: 2

积分
164
5#
发表于 2015-6-27 05:27 | 只看该作者
我看到一些人打孔也是打在栅格上面的,是怎么打的了

19

主题

97

帖子

164

积分

二级会员(20)

Rank: 2Rank: 2

积分
164
6#
发表于 2015-6-27 05:31 | 只看该作者
在BGA里面打孔,他的栅格刚刚好设置把过孔打在间隙中间,谁知道是怎么计算的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 19:44 , Processed in 0.058975 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表