找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 355|回复: 3
打印 上一主题 下一主题

布线拓扑结构问题??

[复制链接]

8

主题

10

帖子

124

积分

二级会员(20)

Rank: 2Rank: 2

积分
124
跳转到指定楼层
1#
发表于 2015-1-9 13:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
现在要画一个板子,总线驱动芯片后,连接两个sramX16(组成32位数据),一个flashX16,一个EEPROMX8,一个CPLD,还要接输出端口,这几个芯片和接口的地址线、数据线都要公用,请问下这种板子如何设置布线拓扑结构???

: x1 @& I' B. |/ U( E
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

8

主题

158

帖子

175

积分

二级会员(20)

Rank: 2Rank: 2

积分
175
2#
发表于 2015-1-14 13:20 | 只看该作者
芯片资料上应该都有写吧?我记得这种好像是菊花链的。

52

主题

3705

帖子

8294

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
8294
3#
发表于 2015-1-14 13:26 | 只看该作者
通常是CPU先接到Sram,且做等长,再接到Flash,然后到EEPROM,最后到CPLD...
, Z  R' G' M8 t8 [! _总线上负载太多要注意芯片的驱动能力,如果不足,要加缓冲驱动芯片,可以用仿真确定。
专业服务(价格面议):
养鱼
钓鱼
烤鱼
吃鱼

8

主题

10

帖子

124

积分

二级会员(20)

Rank: 2Rank: 2

积分
124
4#
 楼主| 发表于 2015-1-16 16:18 | 只看该作者
谢谢!!* @+ ^& l$ I9 _0 P
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-28 20:08 , Processed in 0.059610 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表