找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 212|回复: 7
打印 上一主题 下一主题

请教-设置拓扑结构

[复制链接]

10

主题

64

帖子

136

积分

二级会员(20)

Rank: 2Rank: 2

积分
136
跳转到指定楼层
1#
发表于 2017-3-17 14:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各位好,我是一名初学者,最近在学习于博士的cadence视频教程,在42讲提及拓扑结构的约束管理器设定。在定义了ECset后,调用sigXplorer的set topology constraints来核实,然后再更新allegro内的约束管理器。其实我不是太明白其中调用sigXplorer的意义。它只是在检验这种T形连接的可行性吗?即使我把拓扑改成daisy chain,该检验也是会通过的。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

7

主题

225

帖子

1107

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1107
2#
发表于 2017-3-17 15:34 | 只看该作者
线走完,Net schedule的DRC打开的话,拓扑不对会出E/T DRC的

点评

意思是如果我在drc里关闭net schedule检测的话,这一步是可以省略的?它是不是只是一个拓扑架构的检验,对实际的布线总长,相对延时没有检验的吧? 还有就是如果布ddr3的板时,如果使用的是fly-by的拓扑,是应该把s  详情 回复 发表于 2017-3-17 16:38

32

主题

554

帖子

927

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
927
3#
发表于 2017-3-17 16:11 | 只看该作者
一般来讲,拓扑是DDR用的较多,拓扑不用设置,一般是走好线后,规则里,设好规则,就行了,不用太纠结。个人见解

点评

我也偏向于这样想的,但它的存在必有它的道理,想弄个明白。  详情 回复 发表于 2017-3-17 16:40

10

主题

64

帖子

136

积分

二级会员(20)

Rank: 2Rank: 2

积分
136
4#
 楼主| 发表于 2017-3-17 16:38 | 只看该作者
J蓝虹 发表于 2017-3-17 15:34( w5 p1 l- l: ^: Y7 X' q1 ~( J
线走完,Net schedule的DRC打开的话,拓扑不对会出E/T DRC的

% T7 j# G  v$ v; a% A9 f4 x意思是如果我在drc里关闭net schedule检测的话,这一步是可以省略的?它是不是只是一个拓扑架构的检验,对实际的布线总长,相对延时没有检验的吧?6 m+ V2 Q' R/ W) u* _7 y
还有就是如果布ddr3的板时,如果使用的是fly-by的拓扑,是应该把sigXplorer的set topology constraints里的设置为daisy chain吗?5 x% P( z$ Q- X* l1 p

点评

对线长,时延没影响。是要改成相应的拓扑,一般DDR3都不用改的,随便走的T-type.用E-cset主要是检查方便,另外就是一些有走线拓扑要求的,可以用这个方式来做辅助  详情 回复 发表于 2017-3-17 17:06

10

主题

64

帖子

136

积分

二级会员(20)

Rank: 2Rank: 2

积分
136
5#
 楼主| 发表于 2017-3-17 16:40 | 只看该作者
南林维京 发表于 2017-3-17 16:11, j! z6 R9 n! C  ~" [3 I4 e4 c6 {  `
一般来讲,拓扑是DDR用的较多,拓扑不用设置,一般是走好线后,规则里,设好规则,就行了,不用太纠结。个 ...
6 g. C4 u2 Z3 V" `
我也偏向于这样想的,但它的存在必有它的道理,想弄个明白。1 n+ m% U+ _$ Q

7

主题

225

帖子

1107

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1107
6#
发表于 2017-3-17 17:06 | 只看该作者
dyunasing 发表于 2017-3-17 16:38
$ _: C$ ]0 d7 s$ j7 q意思是如果我在drc里关闭net schedule检测的话,这一步是可以省略的?它是不是只是一个拓扑架构的检验, ...

' b: u. I, k( q7 T4 P) B对线长,时延没影响。是要改成相应的拓扑,一般DDR3都不用改的,随便走的T-type.用E-cset主要是检查方便,另外就是一些有走线拓扑要求的,可以用这个方式来做辅助
; k8 r6 W( {" n" G

12

主题

474

帖子

1039

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1039
7#
发表于 2017-3-17 17:31 | 只看该作者
这样不用 一个个去设置pinpair

47

主题

1565

帖子

6095

积分

版务助理

Rank: 6Rank: 6

积分
6095
8#
发表于 2017-3-17 18:08 | 只看该作者
设置规则用的比较多,个人觉得如果不是做仿真的话,这个拓扑不用去纠结他,主要是为了更好理解走线的方式,例如如果你点对点,应该很好做,但是3个以上器件呢?哪个对应哪个的等长,先走哪里,后接哪里,引入‘拓扑’就比较容易理解很多,你一说是什么拓扑的,别人就知道怎么回事了,要不容易乱,一个个去弄很麻烦的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-22 22:25 , Processed in 0.059199 second(s), 33 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表