|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
感谢这个论坛,之前老下载了,今天也贡献一个,为广大爱好者服务。
: k; a( f* ^" d6 ?) u+ O) a希望这个能给大家带来用处。
: k" ?+ Q; x* n这个板子有原理图和pcb,allegro格式的。: `3 f1 D& C% v0 `9 [# S/ s" n
: O# c0 Y7 Q1 ]- o4 k8 i
开发套件组成- g6 `# t9 f) P% `9 J* j) a4 s
, i% h* Y- p% |Stratix IV GT版收发器信号完整性开发套件包括:, U7 r8 v3 h3 m% ?. c/ J
0 G* M, x# B# w8 e4 ]6 `
Stratix IV GT开发板) Z" {' g9 _" g( u+ ], p" h' h9 r$ x
安装的器件
' c5 H+ e( v5 j% w1 HEP4S100G2F40I1N0 g* u3 F# u! B- f; k2 r2 P
配置状态和设置单元/ P) C; g+ p- _% ]! s. P# |
FPP配置
3 w. {3 k) K2 t9 u& O' w ^嵌入式USB-BlasterTM下载电缆
! V4 G& m. d! P4 }. z; ~( M时钟4 I0 @& ~4 S: Z! ~: g; r& W8 B: z$ K
板上时钟振荡器:50 MHz, 100 MHz, 644.53 MHz和706.25 MHz
0 \: J3 g+ s* @9 }SMA连接器,为收发器参考时钟提供外部差分时钟。
/ z3 ~% _+ p ~. D! [0 f通用用户输入/输出& b6 K4 T& v& {2 G* N O$ e5 _
DIP和按键式开关6 Z7 g0 t* g8 k+ w% J
LED+ L; e- c4 B* B3 p2 o" n
LCD
) y( X1 B5 p# s存储器件
2 j! v, p, L: m) B64-Mbyte同步闪存(主要用于FPGA配置)
" \6 m" c3 W# ]' r4 A$ f元件和接口; N- y: }0 y, e4 j: E3 R6 L5 e3 X
6个与SMA连接器连接的全双工收发器通道
a3 T, l% F. ]0 [0 ^所有通道都支持11.3-Gbps数据速率
$ N/ s6 k3 `( E' O: u. c6个与FCI Airmax连接器连接的全双工收发器通道
6 F5 b2 F. S! i7 J( i收发器相关电源功耗测量电路- O) x: h" D; X* q) B/ E
可以通过香蕉型插头提供所有(唯一)电源电压+ `2 m- o- ^$ R- D" b, d; K9 x
温度测量电路
: N" O4 q3 B, r4 x管芯温度8 b7 d6 m/ ^2 j c7 G" m
环境温度
6 [$ t2 A, x L+ WRJ-45插头和10/100/1000Base-T以太网PHY8 C" @7 K* q5 l- B6 d, p2 @
背板在6.5 Gbps时的驱动能力# s, @5 M5 v K* f. U) d
收发器信号完整性开发套件通过FCI连接器插头直接与FCI背板(不包括)连接
% M- I7 a& C2 ]% D. [( [结合另一块信号完整性开发套件或者FCI子卡(不包括)进行全面的端到端背板通道分析
* X6 s' d# X; |" c; {4 s应用软件GUI* C7 @( L" U3 i# A: J w
与平台无关$ f# x# K- Z5 u4 b
通过JTAG与PC连接
" O4 q$ e+ t# K* X, A嵌入式Blaster
: f- z' H; ~9 ?* a' c, k) R用户可控" |1 w9 ?1 e8 a" O9 `; }7 k
VOD和预加重设置
- D8 w" P9 |0 j# m1 e均衡器设置
: U4 B( u z5 U$ K: e$ O( N" ~测试码型
; H$ N$ u& D1 n" f3 A! @状态指示器( J9 X# @: g P. q
误码数量7 o8 Y. H+ v; @3 P
BER
, G6 U' y2 Y* Z+ e2 n' |锁定信号
+ ^& M5 x A5 _# Y- ~8 V9 EEyeQ在器件接收器重建眼图,监视均衡后的信号完整性(高达6 Gbps)- A" o" l# B) t( ^% p
7 C* V; h. N5 U/ T: Q. k! c$ t1 H$ k
6 |, d9 u8 n" R
|
|