|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
第一次用DDR2(Micron的MT47H32M16HR),对应的FPGA是CycloneIII系列的EP3C25,DQS之类的管脚是不支持差分模式的。5 q5 i& g+ }1 Z6 x
请教各位大虾,DDR2的时钟管脚(CK, CK#)在altera的文档“Planning Pin and FPGA Resources”里面的“Pin Connection Guidelines Tables”中建议的方式如下:
0 p5 e( ~& F$ R' z) B) i5 c7 I8 E @/ r$ {
If you are using single-ended DQS signaling, place any unused DQ or DQS pins with DIFFOUT capability in the same bank or on the sameside as the data pins.
' ?+ Y: X" y z7 `9 k# b# n+ r7 M$ j" `$ p4 g+ {, x
怎么理解这句话?是说找同一个bank或side里面、DQ定义没有用到的管脚里凑出一个差分对给CK和CK#吗?, [3 o8 t1 q0 }0 C
" S7 W4 h+ H7 X& O
为什么CK和CK#不用这个bank的PLL呢?
: m* l* J0 ~9 f! }+ Q, z. ?/ x$ {0 g8 c+ M2 ? v m- o0 [6 E
多谢! |
|