找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2231|回复: 11
打印 上一主题 下一主题

DDR3_1066M仿真问题

[复制链接]

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
跳转到指定楼层
1#
发表于 2014-2-12 10:53 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在做DDR3仿真的时候,眼图电平明显高于750MV。开始以为是ODT的终结所致,后将终结和拓扑删除部分简化仿真。发现output的输出还是高于750MV。如下图:       。6 H+ }# U. _/ M* g1 }2 F
上面是删减后只挂两片的DDR的眼图和拓扑,还是高于750MV。% \2 r0 t7 L( v& i) B, z3 d* t5 {
  下面是完整的拓扑和眼图:/ h" K, T' `; z
3 b) e" {& y% D4 Q

% b# g9 o: j  B, E: Q* N
5 J6 `: V4 m& e不知道什么原因。DDR3的眼图电压应该在250MV-1250MV之间。不知道我的为什么偏高。$ S' h; ]" P5 B* o
     求大侠解释。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏2 支持!支持! 反对!反对!

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
来自 5#
 楼主| 发表于 2014-2-12 11:37 | 只看该作者
cousins 发表于 2014-2-12 11:30
& d' c$ C% L# N6 [* Q3 t" h& J3 r1 u用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的 ...
* S$ a: J, v9 ]
mt41j256m8hx.rar (2.48 MB, 下载次数: 157)   附件为DDR的IBIS模型及手册。你可以看下。直流偏置应该就是1.5v

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
推荐
发表于 2014-2-13 09:21 | 只看该作者
将v6的ibs文件里[pin]内容下添加以下参数1 L0 B9 E& E: I5 ?( f% z
[Diff_pin]  inv_pin     vdiff     tdelay_typ     tdelay_min    tdelay_max- T7 N" h3 D3 f) A5 i4 F1 I

2 S% s4 ?6 D7 g4 f3 v主要添加DIFF_PIN 和INV_PIN就可以 vdiff填为350mV吧,具体多少你要看你的规格书有没有提到,没有提到就先填这个值,但是好像对结果没太大影响
( @- p- k5 W0 t7 a! T7 i) {/ L后几个参数可以舔为NA0 {/ M# D; T  }
仿真中改变驱动能力你要选择对应的model selector; K3 p$ Y$ }" V, }/ b9 T
置于正确的改善方法应该是越远端负载的走线阻抗就越要调小,原因是远端负载的容性负载增大,要减小塌陷就要减小特征阻抗来改善上升延时造成的塌陷。
9 v& Z& c: d6 {
新年伊始,稳中求胜

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
2#
发表于 2014-2-12 11:13 | 只看该作者
我猜是你的模型问题。0 A/ y) [* K4 [3 L$ _9 ^- y) @: f/ i
只是猜而已,virtex6 driver的buffer不清楚你选的是哪个drive level。! C( }( Z' V) Y. |
你可以试试直接用最简单的点到点的方式看看DC LEVEL,然后再去check ibis的default model。& H  h9 \5 O: E5 w! H. N/ a0 G
新年伊始,稳中求胜

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
3#
 楼主| 发表于 2014-2-12 11:19 | 只看该作者
cousins 发表于 2014-2-12 11:13
* p0 |8 k' t$ _3 X; E我猜是你的模型问题。
0 j; o/ t: D9 T- |$ N: ]6 R只是猜而已,virtex6 driver的buffer不清楚你选的是哪个drive level。
- f) y  y# n7 t: r你可以试试 ...

" J% T0 k: N: U5 X3 ?9 R ,如图为DDR和virtex6 的driver。DDR电平类型SSTL。
. e4 f8 S. J- `( `5 ?+ E7 _3 D8 ?1 t我查看模型将1.5V的IO的driver都试过。都差不多。在这个问题上纠结很久了。

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
4#
发表于 2014-2-12 11:30 | 只看该作者
用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的。# U; j9 N  B7 a0 W
你这个是micron v69a的模型吧 不知道你用的是1.35V还是1.5V的level" m0 e- A- n* I( W- A4 i
virtex应该为1.5V的output吧
新年伊始,稳中求胜

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
6#
发表于 2014-2-12 12:36 | 只看该作者
我看你的ibs里针对mt41j256m8hx这个型号,只有ODT_INPUT这个buffer model吧
  m+ o$ b/ j/ Y5 h+ c) [/ d7 I而且也没有相应的model select描述说明要选40ohm_ODT_1066这个buffer model啊,这只是个submodel,都不具备input规格的。你为什么要选这个buffer?
" s' Y6 P/ s) A% Y. ?* a8 H
新年伊始,稳中求胜

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
7#
 楼主| 发表于 2014-2-12 13:41 | 只看该作者
cousins 发表于 2014-2-12 12:36
( I9 F% z( B5 C9 a; K4 f5 T) E9 d我看你的ibs里针对mt41j256m8hx这个型号,只有ODT_INPUT这个buffer model吧
, N1 t: ]+ N9 G) V, p8 Z) @; b而且也没有相应的model select ...
4 ^' g- L" G6 O( y9 R
我选择这个model是因为去做一些阻抗匹配来改善眼图。例如* O' O1 s5 E8 N3 x1 |  X8 m
我在做数据线时。- M! z- [4 j1 N% [! r9 y7 ?
我选在DQ40_ODT40_1066的仿真眼图明显比选在DQ40_1066要好,可以明显改善过冲。
; G- |: o6 o7 o5 ~) F: B2 l我也看了下你说的那个问题。我选在的那个model的确是一个submodel且没有标示具有INPUT属性。* V* f; ~1 m  H; j2 `  P" q
但是我想它列出的子model应该是可用的。这也是ODT的一个buffer啊?只是匹配不一样。4 P; l0 Q, n$ R6 \

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
8#
 楼主| 发表于 2014-2-12 13:56 | 只看该作者
xiao_layout 发表于 2014-2-12 13:41
  u8 W$ n; ]0 B' {+ Q- O" i! i我选择这个model是因为去做一些阻抗匹配来改善眼图。例如
  B- r- G7 {# b! @7 f我在做数据线时。
, P) N+ }6 q6 e) c# D6 y我选在DQ40_ODT40_1066的仿 ...

8 c6 \$ m3 r* g$ h- d8 O( T帅哥,谢谢。我终于知道了。地址是单向传输智能选INPUT。数据线时I/O属性 可以去选择匹配。我选INPUT波形就正常了。开始模型没有弄明白。

8

主题

70

帖子

1915

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1915
9#
 楼主| 发表于 2014-2-13 08:54 | 只看该作者
cousins 发表于 2014-2-12 11:30
  Y; @. ]" b4 i) Q' w) o用点到点的方式做一下,通常这种直流偏置出现偏移,是driver buffer和receiver buffer的level不同步造成的 ...
3 r0 T- i. z: C- D  Z: A
谢谢,查找到原因了。的确是模型错误。还有个问题请教下:我在仿时钟线的时候。由于V6的模型没有附上,所以时钟驱动不是查分,我自己调用个查分驱动,但是在付模型时发现在模型里面没有输出的模型。但是在选择output、IBIS i/O时,可以看到V6的output的模型。我怎么能为我的驱动附上。2.我在仿真时发现我的上升沿和下降沿均有塌陷。可能是布线太长,负载容性太大。我怎么改变驱动能力?

12

主题

53

帖子

278

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
278
11#
发表于 2015-6-5 11:32 | 只看该作者
楼主,可以上传一份完整pcb和ibis的模型吗,初学者,各种资料不全,谢谢分享

2

主题

112

帖子

425

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
425
12#
发表于 2015-11-2 17:25 | 只看该作者
:):):):):)
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-23 02:39 , Processed in 0.070443 second(s), 38 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表