找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
12
返回列表 发新帖
楼主: lap
打印 上一主题 下一主题

PCB设计100问

  [复制链接]

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
16#
 楼主| 发表于 2013-7-22 08:39 | 只看该作者
第十更
7 o/ v2 f6 b# y5 W, T2 _" K- C/ a* V2 b6 s( L9 v8 K
30、在高速PCB 设计时,设计者应该从那些方面去考虑EMC、EMI 的规则呢?
) L0 L. d/ H2 i; u& j7 t) e8 [! j一般EMI/EMC 设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面. 前者归属于$ b. `# W' r+ a6 O$ o2 l6 P% p
频率较高的部分(>30MHz)后者则是较低频的部分(<30MHz). 所以不能只注意高频而忽略低8 ^. M" t1 w& Q' J. d
频的部分.
6 D, q6 i% e: F& {) b! q# u: x一个好的EMI/EMC 设计必须一开始布局时就要考虑到器件的位置, PCB 迭层的安排, 重要
& |; C* _" j) B; `: }% _3 T0 P联机的走法, 器件的选择等, 如果这些没有事前有较佳的安排, 事后解决则会事倍功半, 增
) c! c: X- e+ Q- @  R加成本. 例如时钟产生器的位置尽量不要靠近对外的连接器, 高速信号尽量走内层并注意特
" g( [* k, Y. x* Y: P性阻抗匹配与参考层的连续以减少反射, 器件所推的信号之斜率(slew rate)尽量小以减低高
3 _: z0 A; W, P9 \( s& W! o频成分, 选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层
% X  @5 Q* n0 w  n噪声. 另外, 注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop
% T- F- X) Y; {: q$ s) {3 A7 Dimpedance 尽量小)以减少辐射. 还可以用分割地层的方式以控制高频噪声的范围. 最后, 适: R% H. _  t6 W+ D. g
当的选择PCB 与外壳的接地点(chassis ground)。
. j% Y( _9 W% M) W
: c3 Y. K% a" z% n" ?  ]31、如何选择EDA 工具?
, M4 N$ U: x% z' \  R: \目前的pcb 设计软件中,热分析都不是强项,所以并不建议选用,其它的功能1.3.4 可以选4 A/ a6 I. }$ k0 ~% N
择PADS 或Cadence 性能价格比都不错。( L& t  i: u+ T$ C. H
PLD 的设计的初学者可以采用PLD 芯片厂家提供的集成环境,在做到百万门以上的设计时
3 e: c# ]' C, A1 S) i+ D+ H可以选用单点工具。+ [  B+ Z3 q' R
" g! k4 t, }, b' m
32、请推荐一种适合于高速信号处理和传输的EDA 软件。
3 ?  p# `4 |+ l* f常规的电路设计,INNOVEDA 的 PADS 就非常不错,且有配合用的仿真软件,而这类设# D1 I9 Y/ n3 A' L4 d- l& L# F3 m
计往往占据了70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用Cadence
: d+ f0 w" |% u- Z的解决方案应该属于性能价格比较好的软件,当然Mentor 的性能还是非常不错的,特别是
) H' z+ r# e7 W8 j; v5 P它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家 王升), m+ J2 V6 e5 e! @, Z0 P7 c- C2 t

2 e6 V8 r, @. Q$ b33、对PCB 板各层含义的解释$ }) j6 \& t: u
Topoverlay ----顶层器件名称, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,
1 V( h; u' m# C* {! D3 x5 q- ZIC10.1 P. p. [7 R) n- _4 w, M+ F. @
bottomoverlay----同理: X  _. y5 Q: t
multilayer-----如果你设计一个4 层板,你放置一个 free pad or via, 定义它作为multilay 那么
2 S1 d9 F7 Z& w# m5 i; U它的pad 就会自动出现在4 个层 上,如果你只定义它是top layer, 那么它的pad 就会只出现
- T9 p! m5 _9 S) D% @在顶层上。
+ B; A6 l% Q5 j, e) X- e' y
! t9 ]/ w: c/ X0 v7 b- y34、2G 以上高频PCB 设计,走线,排版,应重点注意哪些方面?
3 D6 y' x6 i( F' ?! |0 V2G 以上高频PCB 属于射频电路设计,不在高速数字电路设计讨论范围内。而射频电路的布
8 c7 p4 F) j  _6 {局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。1 @& F$ M0 Y1 u( f
而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求EDA
. @$ C/ Q8 H! b% d& z6 t3 V工具能够提供参数化器件,能够编辑特殊形状铜箔。3 S& [. w% E9 p8 e
Mentor 公司的boardstation 中有专门的RF 设计模块,能够满足这些要求。而且,一般射频
* ^7 K8 `' }0 w) j1 T设计要求有专门射频电路分析工具,业界最著名的是agilent 的eesoft,和Mentor 的工具有
9 W! d% d& Z. @* ~很好的接口。

36

主题

152

帖子

1170

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1170
17#
发表于 2013-7-22 11:48 | 只看该作者
顶楼主~!顶LAP,谢谢分享!

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
18#
 楼主| 发表于 2013-7-23 08:15 | 只看该作者
第十一更
3 ~0 C$ t3 l5 R) ^5 w" y/ E( B) w3 c6 |0 B+ J
35、2G 以上高频PCB 设计,微带的设计应遵循哪些规则?! I7 O: e# Y" ]; r- k/ `( Y  N
射频微带线设计,需要用三维场分析工具提取传输线参数。所有的规则应该在这个场提取工: Q/ T$ R/ v8 A
具中规定。
: v' [7 q6 ^) |& Z
- M6 E& |+ T! K7 t* f- |- F: P36、对于全数字信号的PCB,板上有一个80MHz 的钟源。除了采用丝网(接地)外,为了
, r. t. F$ [/ B( O保证有足够的驱动能力,还应该采用什么样的电路进行保护?
" s6 Z% U$ ~- n7 v0 P* k& \0 t# l确保时钟的驱动能力,不应该通过保护实现,一般采用时钟驱动芯片。一般担心时钟驱动能
. ?2 B% _3 E" q. t& h& R( B力,是因为多个时钟负载造成。采用时钟驱动芯片,将一个时钟信号变成几个,采用点到点+ t, t0 l! H2 x* x' l! L" V
的连接。选择驱动芯片,除了保证与负载基本匹配,信号沿满足要求(一般时钟为沿有效信
5 M' T9 \7 u! I/ X" N, L1 p号),在计算系统时序时,要算上时钟在驱动芯片内时延。0 j0 Z; ], S: A1 w

) N; k! k5 J& h* |37、如果用单独的时钟信号板,一般采用什么样的接口,来保证时钟信号的传输受到的影响
+ L( \( D5 A; p/ O4 ?8 F小?
3 T: @# {8 X/ C7 X6 D( `! X1 J时钟信号越短,传输线效应越小。采用单独的时钟信号板,会增加信号布线长度。而且单板' M7 V, S4 R5 H' k) W- k
的接地供电也是问题。如果要长距离传输,建议采用差分信号。LVDS 信号可以满足驱动能
" L7 `" B" G8 }9 P! F" ]力要求,不过您的时钟不是太快,没有必要。
; q' S6 g: J/ h& R9 o
! Y* P# L8 S% d. j38、27M,SDRAM 时钟线(80M-90M),这些时钟线二三次谐波刚好在VHF 波段,从接收2 t; B6 g! n2 I. D, E
端高频窜入后干扰很大。除了缩短线长以外,还有那些好办法?/ z  R2 g  T6 d1 E- j& }) t+ G
如果是三次谐波大,二次谐波小,可能因为信号占空比为50%,因为这种情况下,信号没! B- R& e: j2 d- ]
有偶次谐波。这时需要修改一下信号占空比。
* w) v; J5 x4 _" u' f$ c' i此外,对于如果是单向的时钟信号,一般采用源端串联匹配。这样可以抑制二次反射,但不
' ~. `7 W4 r5 b0 a/ {) N  ]  U* V+ y会影响时钟沿速率。  f- g/ ]& ~' Q5 ?) m
8 u0 N* M* @: Y# ?) {/ o
39、什么是走线的拓扑架构?+ E, R/ m' `1 f+ F
Topology,有的也叫routing order.对于多端口连接的网络的布线次序。% u% i; W7 z! ^6 t

3 P1 V/ F6 i% o& m$ [40、怎样调整走线的拓扑架构来提高信号的完整性?* R8 w% A) D4 @( E/ q% t
这种网络信号方向比较复杂,因为对单向,双向信号,不同电平种类信号,拓朴影响都不一
& L- y: [" ]' j6 f5 n样,很难说哪种拓朴对信号质量有利。而且作前仿真时,采用何种拓朴对工程师要求很高,
7 n9 W. l8 H7 M4 N8 [. ~7 [( H要求对电路原理,信号类型,甚至布线难度等都要了解。" R9 R9 v3 j6 Z$ Z  B6 x; I
' l% u% C! `& N' U
41、怎样通过安排迭层来减少EMI 问题?& F+ V& ^: a: e+ s( H2 K' L# v
首先,EMI 要从系统考虑,单凭PCB 无法解决问题。
0 O, C2 V  a$ [/ d3 Y" U层叠对EMI 来讲,我认为主要是提供信号最短回流路径,减小耦合面积,抑制差模干扰。
" E, s8 E* d0 S: [1 Z另外地层与电源层紧耦合,适当比电源层外延,对抑制共模干扰有好处。

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
19#
 楼主| 发表于 2013-7-24 08:40 | 只看该作者
第十二更/ z6 J/ x0 p* m& Y* k
3 m+ X% e$ v& I0 t% y4 i2 y! x
42、为何要铺铜?
# K* f6 g* J$ o( C2 o0 }一般铺铜有几个方面原因。2 o" y) v+ ]! a, o$ B
1,EMC.对于大面积的地或电源铺铜,会起到屏蔽作用,有些特殊地,如PGND 起到防护
3 {2 b/ n) Z5 K* p0 |& E作用。
- E& Y, _9 q# j" ]4 l2 v& C2,PCB 工艺要求。一般为了保证电镀效果,或者层压不变形,对于布线较少的PCB 板层5 a4 u! `# ?8 {. u# V" k* i
铺铜。
- ]! `" [6 S8 [3,信号完整性要求,给高频数字信号一个完整的回流路径,并减少直流网络的布线。当然
7 G$ ]7 D6 l% B) i还有散热,特殊器件安装要求铺铜等等原因。/ K4 }  e. s- \9 `- M1 [* I
8 c3 u. P( N' X! ?; Q7 R$ c
43、在一个系统中,包含了dsp 和pld,请问布线时要注意哪些问题呢?
+ A% k& K) Q: H6 m, p, m看你的信号速率和布线长度的比值。如果信号在传输线上的时延和信号变化沿时间可比的
$ |, {3 o. M. J  |* W# @话,就要考虑信号完整性问题。另外对于多个DSP,时钟,数据信号走线拓普也会影响信
3 G$ @4 X: r. |4 k号质量和时序,需要关注。
9 |8 K; c3 a7 w# ?& j* g! y# X/ l& R' p
44、除protel 工具布线外,还有其他好的工具吗?3 ?5 X' t. O6 b% A- |
至于工具,除了PROTEL,还有很多布线工具,如MENTOR 的WG2000,EN2000 系列和. R; m0 m4 `+ }! T' i. f! T
powerpcb,Cadence 的allegro,zuken 的cadstar,cr5000 等,各有所长。
- M/ [- c* _" `$ g$ X: A  k% M) d; j+ l; Z- D% M( {
45、什么是“信号回流路径”?' Z# A! p1 j7 f( ?
信号回流路径,即return current。高速数字信号在传输时,信号的流向是从驱动器沿PCB 传
5 \: X8 \9 I, F' J( ]: U输线到负载,再由负载沿着地或电源通过最短路径返回驱动器端。这个在地或电源上的返回
, u* l0 v9 x+ ^2 Z0 R0 I信号就称信号回流路径。Dr.Johson 在他的书中解释,高频信号传输,实际上是对传输线与, `2 z: b% G" D, e  @+ G
直流层之间包夹的介质电容充电的过程。SI 分析的就是这个围场的电磁特性,以及他们之2 \; d) B+ m2 \( o
间的耦合。
7 u& @) O1 `4 Y1 S$ ]* |; l- Q+ w  m1 T3 c4 n$ A- ^/ ^7 e" _) M
46、如何对接插件进行SI 分析?
/ w7 T6 g- S" D+ @  ]; P3 w% Y在IBIS3.2 规范中,有关于接插件模型的描述。一般使用EBD 模型。如果是特殊板,如背- @/ S) E3 m0 _0 e% K  h% C* x3 \+ d$ e
板,需要SPICE 模型。也可以使用多板仿真软件(HYPERLYNX 或IS_multiboard),建立多
- B$ {+ V# R1 u" y4 Q+ g( g0 S板系统时,输入接插件的分布参数,一般从接插件手册中得到。当然这种方式会不够精确,
& M* z3 q% E2 K9 i. W- z2 Y! X但只要在可接受范围内即可。
$ \9 c2 a& |2 B
2 m1 p( x$ D) `0 |, u47、请问端接的方式有哪些?1 y& h  F1 |% B& M; `0 b
端接(terminal),也称匹配。一般按照匹配位置分有源端匹配和终端匹配。其中源端匹配一8 n7 C& C. \( v% ~6 \4 e
般为电阻串联匹配,终端匹配一般为并联匹配,方式比较多,有电阻上拉,电阻下拉,戴维
! v' i' h- Q$ |0 Q' o3 G南匹配,AC 匹配,肖特基二极管匹配。
' O1 o* {, w2 \. k! c. d. Z# ?2 u) ?( n/ T- E  N4 A: W
48、采用端接(匹配)的方式是由什么因素决定的?
( ?' ]. {; k; y0 d6 w4 A/ }匹配采用方式一般由BUFFER 特性,拓普情况,电平种类和判决方式来决定,也要考虑信& |' f  h/ P, W; Q& M9 {. E5 q
号占空比,系统功耗等。

49

主题

424

帖子

4850

积分

五级会员(50)

Rank: 5

积分
4850
20#
 楼主| 发表于 2013-7-25 08:26 | 只看该作者
第十三更1 T. g. v% c" c! w7 a

% \* T8 L$ V7 ?( G7 P# T8 q49、采用端接(匹配)的方式有什么规则?1 `  u9 J$ J2 Z# t$ M
数字电路最关键的是时序问题,加匹配的目的是改善信号质量,在判决时刻得到可以确定的
8 P4 U  V9 q+ W/ m1 R7 E信号。对于电平有效信号,在保证建立、保持时间的前提下,信号质量稳定;对延有效信号,' Q2 h5 s+ S1 v& G
在保证信号延单调性前提下,信号变化延速度满足要求。Mentor ICX 产品教材中有关于匹
0 j/ v5 Z7 j  A& e: |2 o( `0 h配的一些资料。另外《High Speed Digital design a hand book of blackmagic》有一章专门对
( b; l" U; `. D& m% kterminal 的讲述,从电磁波原理上讲述匹配对信号完整性的作用,可供参考。
- N) V$ s4 ^+ r6 [9 {  w$ K* D; F# ]. n, B$ H! c' {
50、能否利用器件的IBIS 模型对器件的逻辑功能进行仿真?如果不能,那么如何进行电路# R) t, `  T' m+ |# a# k9 ?
的板级和系统级仿真?% e9 N" e5 b0 M  Z6 P
IBIS 模型是行为级模型,不能用于功能仿真。功能仿真,需要用SPICE 模型,或者其他结1 \+ p5 s7 A) w* _7 K" C
构级模型。
% a  r' L7 s+ w& ?, |% X, \0 h8 v. V- b& F
51、在数字和模拟并存的系统中,有2 种处理方法,一个是数字地和模拟地分开,比如在地" [2 P, ?: Y: b- H! @# M
层,数字地是独立地一块,模拟地独立一块,单点用铜皮或FB 磁珠连接,而电源不分开;
, v1 A1 r5 m. G: g: s# V另一种是模拟电源和数字电源分开用FB 连接,而地是统一地地。请问李先生,这两种方法$ F' c; s+ ^/ N" v2 @: c" G5 W( k3 l
效果是否一样?
" U9 i8 u1 }" Z% a( S: N应该说从原理上讲是一样的。因为电源和地对高频信号是等效的。3 S# ^( D' ?% U! f- k0 p$ r9 n
区分模拟和数字部分的目的是为了抗干扰,主要是数字电路对模拟电路的干扰。但是,分割9 m6 D! P! p+ U# w' h. C# ]# w! n
可能造成信号回流路径不完整,影响数字信号的信号质量,影响系统EMC 质量。因此,无; G9 w* ~3 O9 n/ C  `
论分割哪个平面,要看这样作,信号回流路径是否被增大,回流信号对正常工作信号干扰有
+ G, f" P; f% Q* a5 E2 F多大。* a# _8 u7 W% z: H2 U$ k! y# _
现在也有一些混合设计,不分电源和地,在布局时,按照数字部分、模拟部分分开布局布线,/ @- v7 s, K+ P3 r
避免出现跨区信号。( |, I/ @) a8 U" S
/ r: B' c- D5 w7 k5 m
52、安规问题:FCC、EMC 的具体含义是什么?
( L, h# A6 I* h+ ?/ V6 a3 NFCC: federal communication commission 美国通信委员会  T% g' X( o) K/ `/ G: P. I6 z
EMC: electro megnetic compatibility 电磁兼容) e5 P: J' i' W/ C' b
FCC 是个标准组织,EMC 是一个标准。标准颁布都有相应的原因,标准和测试方法。
( S8 W9 Y0 @, x! I0 m7 y2 Y
2 s6 V# t7 w7 A9 h& _53、何谓差分布线?7 q8 h# C+ z  T7 M# |8 r$ M" N
差分信号,有些也称差动信号,用两根完全一样,极性相反的信号传输一路数据,依靠两根
! J4 l0 z4 Z3 I3 q$ R信号电平差进行判决。为了保证两根信号完全一致,在布线时要保持并行,线宽、线间距保9 H1 {" n' T- F+ \' ~& E5 V
持不变。5 J3 H$ W& `; B* D- A8 x( w
( d- D5 J: }) R' b  X3 w% h" l) n
54、PCB 仿真软件有哪些?
$ }* C) s" F/ _. k* }# [仿真的种类很多, 高速数字电路信号完整性分析仿真分析(SI) 常用软件有
, X$ ~; g' T& G* I% yicx,signalvision,hyperlynx,XTK,speectraquest 等。有些也用Hspice。% \2 Y3 `( T$ L  w

; y% Y. e! N! e: b/ z# ?55、PCB 仿真软件是如何进行LAYOUT 仿真的?3 p6 V" Z7 C6 Y# C' ]  K  J: ]9 c
高速数字电路中,为了提高信号质量,降低布线难度,一般采用多层板,分配专门的电源层,
4 t6 }" B* l6 A" l$ s5 X/ k地层。

20

主题

278

帖子

2513

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
2513
21#
发表于 2013-8-29 15:04 | 只看该作者
楼主总结的很好!!!
不疯魔,不成佛.

2

主题

11

帖子

101

积分

二级会员(20)

Rank: 2Rank: 2

积分
101
22#
发表于 2013-8-30 10:10 | 只看该作者

0

主题

38

帖子

184

积分

二级会员(20)

Rank: 2Rank: 2

积分
184
23#
发表于 2013-9-28 17:38 | 只看该作者
怎么没了呢  我还想下载下来呢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-7-3 21:07 , Processed in 0.058589 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表