|
第十更
7 o/ v2 f6 b# y5 W, T2 _" K- C/ a* V2 b6 s( L9 v8 K
30、在高速PCB 设计时,设计者应该从那些方面去考虑EMC、EMI 的规则呢?
) L0 L. d/ H2 i; u& j7 t) e8 [! j一般EMI/EMC 设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面. 前者归属于$ b. `# W' r+ a6 O$ o2 l6 P% p
频率较高的部分(>30MHz)后者则是较低频的部分(<30MHz). 所以不能只注意高频而忽略低8 ^. M" t1 w& Q' J. d
频的部分.
6 D, q6 i% e: F& {) b! q# u: x一个好的EMI/EMC 设计必须一开始布局时就要考虑到器件的位置, PCB 迭层的安排, 重要
& |; C* _" j) B; `: }% _3 T0 P联机的走法, 器件的选择等, 如果这些没有事前有较佳的安排, 事后解决则会事倍功半, 增
) c! c: X- e+ Q- @ R加成本. 例如时钟产生器的位置尽量不要靠近对外的连接器, 高速信号尽量走内层并注意特
" g( [* k, Y. x* Y: P性阻抗匹配与参考层的连续以减少反射, 器件所推的信号之斜率(slew rate)尽量小以减低高
3 _: z0 A; W, P9 \( s& W! o频成分, 选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层
% X @5 Q* n0 w n噪声. 另外, 注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop
% T- F- X) Y; {: q$ s) {3 A7 Dimpedance 尽量小)以减少辐射. 还可以用分割地层的方式以控制高频噪声的范围. 最后, 适: R% H. _ t6 W+ D. g
当的选择PCB 与外壳的接地点(chassis ground)。
. j% Y( _9 W% M) W
: c3 Y. K% a" z% n" ? ]31、如何选择EDA 工具?
, M4 N$ U: x% z' \ R: \目前的pcb 设计软件中,热分析都不是强项,所以并不建议选用,其它的功能1.3.4 可以选4 A/ a6 I. }$ k0 ~% N
择PADS 或Cadence 性能价格比都不错。( L& t i: u+ T$ C. H
PLD 的设计的初学者可以采用PLD 芯片厂家提供的集成环境,在做到百万门以上的设计时
3 e: c# ]' C, A1 S) i+ D+ H可以选用单点工具。+ [ B+ Z3 q' R
" g! k4 t, }, b' m
32、请推荐一种适合于高速信号处理和传输的EDA 软件。
3 ? p# `4 |+ l* f常规的电路设计,INNOVEDA 的 PADS 就非常不错,且有配合用的仿真软件,而这类设# D1 I9 Y/ n3 A' L4 d- l& L# F3 m
计往往占据了70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用Cadence
: d+ f0 w" |% u- Z的解决方案应该属于性能价格比较好的软件,当然Mentor 的性能还是非常不错的,特别是
) H' z+ r# e7 W8 j; v5 P它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家 王升), m+ J2 V6 e5 e! @, Z0 P7 c- C2 t
2 e6 V8 r, @. Q$ b33、对PCB 板各层含义的解释$ }) j6 \& t: u
Topoverlay ----顶层器件名称, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5,
1 V( h; u' m# C* {! D3 x5 q- ZIC10.1 P. p. [7 R) n- _4 w, M+ F. @
bottomoverlay----同理: X _. y5 Q: t
multilayer-----如果你设计一个4 层板,你放置一个 free pad or via, 定义它作为multilay 那么
2 S1 d9 F7 Z& w# m5 i; U它的pad 就会自动出现在4 个层 上,如果你只定义它是top layer, 那么它的pad 就会只出现
- T9 p! m5 _9 S) D% @在顶层上。
+ B; A6 l% Q5 j, e) X- e' y
! t9 ]/ w: c/ X0 v7 b- y34、2G 以上高频PCB 设计,走线,排版,应重点注意哪些方面?
3 D6 y' x6 i( F' ?! |0 V2G 以上高频PCB 属于射频电路设计,不在高速数字电路设计讨论范围内。而射频电路的布
8 c7 p4 F) j _6 {局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。1 @& F$ M0 Y1 u( f
而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求EDA
. @$ C/ Q8 H! b% d& z6 t3 V工具能够提供参数化器件,能够编辑特殊形状铜箔。3 S& [. w% E9 p8 e
Mentor 公司的boardstation 中有专门的RF 设计模块,能够满足这些要求。而且,一般射频
* ^7 K8 `' }0 w) j1 T设计要求有专门射频电路分析工具,业界最著名的是agilent 的eesoft,和Mentor 的工具有
9 W! d% d& Z. @* ~很好的接口。 |
|