找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

电巢直播8月计划
12
返回列表 发新帖
楼主: sy_lixiang
打印 上一主题 下一主题

AD9如何设置器件引脚间距很小的设计规则?

[复制链接]

47

主题

203

帖子

3602

积分

五级会员(50)

Rank: 5

积分
3602
16#
发表于 2012-12-4 09:47 | 只看该作者
sy_lixiang 发表于 2012-12-3 21:51   Y9 [" ]/ Q' r, R  ?5 w* y
哥们,对对对,就是这个意思,你是怎么设置的啊?快教教我。。。
8 `/ C  _6 h, k& Q* W8 |
我一般是直接忽略,非要弄的话我觉得版主的方法应该是最好的。

2

主题

98

帖子

1157

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1157
17#
发表于 2012-12-4 11:00 | 只看该作者
吴鸣 发表于 2012-12-4 08:45
3 ~5 y" m9 D9 o7 S; P9 h" m, p6 J如果都关掉不利于DRC检查好不好,你是一个一个添加方便,还是把原理图圈起来添加方便;真是搞不懂你?

$ A! d7 J8 }# S8 q& g% \% x5 k呵呵,你更改原理图后不要重新导入原理图吗,你不知道添加class有快捷键吗,框选网络后可以直接将其新建或者添加到一个class里面,所花时间不会超过10s!你选几个网络,右击一下,选择NET ACTIONS,多的就不说了。

12

主题

139

帖子

441

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
441
18#
 楼主| 发表于 2012-12-4 20:24 | 只看该作者
谢谢楼上兄弟的回复,向你们学习了。, d5 k2 `& i" k$ e" p2 ~
) b. W0 l* V/ e' {4 H" i
方法都不错。
0 J/ Y/ A7 }9 g: J( x
% R; d/ w. c5 d) I0 r9 c. [( [每个人有自己的风格吧,我个人是不会轻易把规则给disable掉的。
, u' M- R: Y! T: Y! @: C& v但自己很清楚的情况下,禁掉也没什么问题

57

主题

1181

帖子

1807

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1807
19#
发表于 2014-10-30 11:01 | 只看该作者
如果吴鸣大师说的方法可行,那就是一个很好的方法!有空试试。

18

主题

282

帖子

907

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
907
20#
发表于 2014-10-30 13:32 | 只看该作者
对于了这类设计规则经常用到,要么针对单个器件要么针对这一类的封装或创建Class去设定,若设置好规则后有报错那就把默认最小间距规则修改下即可。

62

主题

408

帖子

1685

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1685
21#
发表于 2014-11-13 08:46 | 只看该作者
吴鸣 发表于 2012-12-3 22:193 s: K6 S5 f( M! l' r
这类规则我一般在原理图中添加,点击放置->
& |% w5 w" j4 g- tDirectives-> Blanket( E- r; \& N3 k' }& `
               ->PCB Layout
( V& {( [8 c# }# l) O! J7 M
这个方法,对于原理设计也是很方便
# \- V% W9 T" t& K1 V; Q' }
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-7-12 12:52 , Processed in 0.056698 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表