EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Avnet 2010年1月12举行全球范围的Xilinx研讨会,北京是第一站 xilinx 2010 Xfest课件下载 http://em.avnet.com/sta/home/0,4610,RID%253D0%2526CID%253D56137%2526CCD%253DUSA%2526SID%253D0%2526DID%253DDF2%2526LID%253D0%2526BID%253DDF2%2526CTP%253DSTA,00.html?SUL=XFSUPPORT2010 可以参考一下。 | Track A | Track B | Track C | 8:00 - 9:00 | Registration and Exhibit | 9:00 - 10:15 | 赛灵思Spartan ® -6和Virtex ® -6的供电
+ m. v- @3 c1 L4 P+ r(Ye | 赛灵思网络: 10/100/1000到实时系统+ w: p% y' {% n7 L* c
(Ron ) | 基于FPGA的视频设计基础
" f% i) E4 i: h, l D$ J+ c (ZhaoGang) | 10:15 - 10:45 | | 10:45 - 12:00 | 实现DDR3和LPDRAM与赛灵思Spartan ® -6硬件内存控制器的接口/ a7 T" d# p, ^, @/ D. i' _
(Bryan/Jessica) | 在采用英特尔®凌动™的系统中实现一个基于FPGA的外设; M" D/ e2 v: y) C2 u: F
(Ron/Ye MJ) | 利用DSP处理器的赛灵思FPGA协处理
9 c& h" d+ }& V+ M7 r (Luc/ZhaoGang) | 12:00 - 1:30 | Lunch and Exhibit | 1:30 - 2:45 | 使用赛灵思Spartan ® -6千兆位收发器和PCIe端点模块进行设计9 {( U# I" ?: ]# R! K& |
( Nasser/Li KZ) | 针对用户体验的产品设计
% D9 e5 A6 O4 |+ P" D' B (Bryan/Cai JL) | 高速时钟:挑战,陷阱及对策
- H, K0 \! E9 H0 r | (Jessica) | 2:45 - 3:15 | Break and Exhibit | 3:15 - 4:30 | 利用赛灵思Virtex ® -6的PCIe 第二代端点模块进行设计
3 D( g' c7 m' c. z( ^, B (Nasser/Li KZ) | 与真实世界的接口& X! ~1 R# s! v# Y; x$ t% M: v& C' U
(Jim/Cai JL) | 基于FPGA的无线通信系统设计
" V: `# M; K# M. u (Luc/ZhaoGang) | 4:30 - 4:45 | (Door Prize Drawing - Exhibit Area) | | | |
|