EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Avnet 2010年1月12举行全球范围的Xilinx研讨会,北京是第一站 xilinx 2010 Xfest课件下载 http://em.avnet.com/sta/home/0,4610,RID%253D0%2526CID%253D56137%2526CCD%253DUSA%2526SID%253D0%2526DID%253DDF2%2526LID%253D0%2526BID%253DDF2%2526CTP%253DSTA,00.html?SUL=XFSUPPORT2010 可以参考一下。 | Track A | Track B | Track C | 8:00 - 9:00 | Registration and Exhibit | 9:00 - 10:15 | 赛灵思Spartan ® -6和Virtex ® -6的供电 g8 i1 U& [' V) Y- K) x, i
(Ye | 赛灵思网络: 10/100/1000到实时系统
, V4 r* n4 ~$ U! { (Ron ) | 基于FPGA的视频设计基础. y: I% G$ T% |$ u/ W; S2 v
(ZhaoGang) | 10:15 - 10:45 | | 10:45 - 12:00 | 实现DDR3和LPDRAM与赛灵思Spartan ® -6硬件内存控制器的接口6 t( ~0 r3 [9 n
(Bryan/Jessica) | 在采用英特尔®凌动™的系统中实现一个基于FPGA的外设. Q" f% u$ ]2 ` \
(Ron/Ye MJ) | 利用DSP处理器的赛灵思FPGA协处理
2 z, x5 U; |3 \4 V0 r (Luc/ZhaoGang) | 12:00 - 1:30 | Lunch and Exhibit | 1:30 - 2:45 | 使用赛灵思Spartan ® -6千兆位收发器和PCIe端点模块进行设计( J/ _5 z n3 \* W
( Nasser/Li KZ) | 针对用户体验的产品设计. o: M2 a k2 B* C* |% z) r
(Bryan/Cai JL) | 高速时钟:挑战,陷阱及对策
& E" ?1 R" C. c7 R1 ~ (Jessica) | 2:45 - 3:15 | Break and Exhibit | 3:15 - 4:30 | 利用赛灵思Virtex ® -6的PCIe 第二代端点模块进行设计5 P: G" C& }& ] X
(Nasser/Li KZ) | 与真实世界的接口1 z r: J* E s7 M% Y, S+ O' ^
(Jim/Cai JL) | 基于FPGA的无线通信系统设计
$ g3 h9 W% M: S- E (Luc/ZhaoGang) | 4:30 - 4:45 | (Door Prize Drawing - Exhibit Area) | | | |
|