|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PCB板各个层的含义 1、如何选择 PCB 板材?
- i3 u, ^4 v5 H4 r- d% Z/ Y
* j0 W+ e5 _; @6 U7 `选择 PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时这材质问题会比较重要。例如,现在常用的 FR-4 材质,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不合用。就电气而言,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。
1 h0 P" Q3 _! T9 U g# ^* p' _1 s
- @2 W7 V$ I4 t2 y' M% B2、如何避免高频干扰?
1 Y% b! v `- D" S* ~ V. r2 E# f$ l% }5 s) D: h7 e0 _. n
避免高频干扰的基本思路是尽量降低高频信号电磁场的干扰,也就是所谓的串扰(Crosstalk)。可用拉大高速信号和模拟信号之间的距离,或加 ground guard/shunt traces 在模拟信号旁边。还要注意数字地对模拟地的噪声干扰。7 H) o* z( U: V4 H
# O6 r* o$ W9 Y. F, C% S
3、在高速设计中,如何解决信号的完整性问题?
, D' y* ? v9 q6 b( n
# a6 m: ]8 b4 u# U2 \信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式是靠端接(termination)与调整走线的拓朴。 K; ]+ O6 g. b2 J
7 }7 D& w3 |7 \. Z# J2 `9 s0 G
4、差分布线方式是如何实现的?
$ Y7 J9 Y9 ]# d5 `
) t+ S" _! e& W差分对的布线有两点要注意,一是两条线的长度要尽量一样长,另一是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一为两条线走在同一走线层(side-by-side),一为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式较多。- D9 Z- R3 h5 W: h$ X
: @0 U' d7 C4 n6 a8 C3 w( g- o$ K5、对于只有一个输出端的时钟信号线,如何实现差分布线?
6 ~' w1 W7 _. V" ~1 r' m( _9 R1 L
要用差分布线一定是信号源和接收端也都是差分信号才有意义。所以对只有一个输出端的时钟信号是无法使用差分布线的。9 R; ?; ?& z; _# V1 |3 b
, q* T! F9 L2 T$ W0 M% M4 y6、接收端差分线对之间可否加一匹配电阻?
6 }2 g- Q4 v: }; k+ G S7 F& l. ]6 H' C
接收端差分线对间的匹配电阻通常会加, 其值应等于差分阻抗的值。这样信号品质会好些。+ E: W+ B" g* {8 J. w' m
" {5 x* U @: \$ a) ~/ O
7、为何差分对的布线要靠近且平行?) }" z4 r1 K8 E* d+ K! n
& c: O h+ K) o( i; \6 [: z4 N
对差分对的布线方式应该要适当的靠近且平行。所谓适当的靠近是因为这间距会影响到差分阻抗(differential impedance)的值, 此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。3 ` s) D) X( K% G. E
C6 L" T% w4 f6 R* ]' R8、如何处理实际布线中的一些理论冲突的问题
3 i: m$ @7 j, D! K
2 j3 Q# H: ^" P% A基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。3 j/ ~' p3 l3 X- Y+ A; b( O ^9 D7 {
: X a! I. ?: n; W6 [% L, T晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain 与 phase 的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加 ground guard traces 可能也无法完全隔离干扰。 而且离的太远,地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。8 M( x! E' G3 R/ F9 }8 W+ d& r
s0 w7 l# d$ X+ h% Z& V, ?- f) B确实高速布线与 EMI 的要求有很多冲突。但基本原则是因 EMI 所加的电阻电容或 ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 最好先用安排走线和 PCB 叠层的技巧来解决或减少 EMI的问题, 如高速信号走内层。 最后才用电阻电容或 ferrite bead 的方式, 以降低对信号的伤害。2 V) g+ h5 ^ h1 y" s
. R4 c& S! c4 x S7 G9、如何解决高速信号的手工布线和自动布线之间的矛盾?
5 N+ t' T* Q& I7 g( P
! @( A# a5 W& F5 }- E. w3 q! |现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家 EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。 这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外, 手动调整布线的难易也与绕线引擎的能力有绝对的关系。 例如, 走线的推挤能力,过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。
1 s' H$ j4 E5 `2 E8 k0 B P! r- g# @% ?' s' e. F0 z4 o6 O" e; {
10、关于 test coupon。
" M! |( |6 g1 t9 U4 Z2 A! X& V! B: }! j9 c% V0 n! S5 K4 Z
test coupon 是用来以 TDR (Time Domain Reflectometer) 测量所生产的 PCB 板的特性阻抗是否满足设计需求。 一般要控制的阻抗有单根线和差分对两种情况。 所以, test coupon 上的走线线宽和线距(有差分对时)要与所要控制的线一样。 最重要的是测量时接地点的位置。 为了减少接地引线(ground lead)的电感值, TDR 探棒(probe)接地的地方通常非常接近量信号的地方(probe tip), 所以, test coupon 上量测信号的点跟接地点的距离和方式要符合所用的探棒。
) n+ G" Y3 U, W! U# [- n% ]8 y/ {, @8 C3 V: e+ a
11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?
' Q" {6 F& P2 ?+ E: [$ V& F8 @) J3 _9 B3 j" Y! {
一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。 也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。5 {3 H. V$ h9 V' R( a- @
9 W A: ~; D2 J12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?: }$ @6 t8 V6 z1 c+ M+ N
* E( {3 i% M0 e7 }是的, 在计算特性阻抗时电源平面跟地平面都必须视为参考平面。 例如四层板: 顶层-电源层-地层-底层, 这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。
8 S: T6 p/ c: B. B+ v
+ N7 H9 l# x2 N/ @: E13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?: ^/ C3 O6 \3 {3 G% N0 q' j
; {8 C2 M/ a: v5 t+ C: p5 f! |一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。
& s1 I" I8 a: P' D, K8 r
; X {4 N0 k5 o/ d$ s- m14、添加测试点会不会影响高速信号的质量?5 V: a0 T; v0 H2 Z) Q8 q
1 G. u6 Y+ D( a1 l4 s5 \至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用线上既有的穿孔(via or DIP pin)当测试点)可能加在线上或是从线上拉一小段线出来。前者相当于是加上一个很小的电容在线上,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。/ s; ^/ v# h: ~4 [: G2 s
$ C( X8 k. J; V15、若干 PCB 组成系统,各板之间的地线应如何连接?
, A( c9 x3 a9 D* u; T2 ~+ a& w% n x& _# f/ [+ f6 }' J1 u& u
各个 PCB 板子相互连接之间的信号或电源在动作时,例如 A 板子有电源或信号送到 B 板子,一定会有等量的电流从地层流回到 A 板子 (此为 Kirchoff current law)。这地层上的电流会找阻抗最小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。2 w7 B0 P: r8 W0 t E. [! P
8 N& b L B3 B16、能介绍一些国外关于高速 PCB 设计的技术书籍和资料吗?
3 g3 M0 m& H- v7 \4 e+ e( Q% x! C, k5 U) Y" w
现在高速数字电路的应用有通信网路和计算机等相关领域。在通信网路方面,PCB 板的工作频率已达 GHz 上下,迭层数就我所知有到 40 层之多。计算机相关应用也因为芯片的进步,无论是一般的 PC 或服务器(Server),板子上的最高工作频率也已经达到 400MHz (如 Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工艺的需求也渐渐越来越多。 这些设计需求都有厂商可大量生产。$ f- _9 Z/ B& d: }1 l
" c" e+ x; {/ ^4 b2 D
17、两个常被参考的特性阻抗公式:3 ?6 n8 Y- U9 ]4 j1 S
4 j. f2 _# {; U% ]$ N R: j' F微带线(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 为线宽,T 为走线的铜皮厚度,H 为走线到参考平面的距离,Er 是 PCB 板材质的介电常数(dielectric constant)。此公式必须在0.1<(W/H)<2.0 及 1<(Er)<15 的情况才能应用。' Q) C5 `; O4 v
# w6 H' v) z- G
带状线(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 为两参考平面的距离,并且走线位于两参考平面的中间。此公式必须在 W/H<0.35 及 T/H<0.25 的情况才能应用。
6 ?8 _3 B8 y' S* g3 I; W' h* i% z: d) z7 }
18、差分信号线中间可否加地线?! H0 }) h# R8 c% p) E" j
4 Z2 V/ ~; n6 h# Q6 R差分信号中间一般是不能加地线。因为差分信号的应用原理最重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如 flux cancellation,抗噪声(noise immunity)能力等。若在中间加地线,便会破坏耦合效应。, r0 T7 g/ q) A1 a, r
3 v" Q6 N. x. b
19、刚柔板设计是否需要专用设计软件与规范?国内何处可以承接该类电路板加工?
2 N- v9 w' ?6 _; f7 V. F
, }9 G) j, ~( K) d. H可以用一般设计 PCB 的软件来设计柔性电路板(Flexible Printed Circuit)。一样用 Gerber 格式给 FPC厂商生产。由于制造的工艺和一般 PCB 不同,各个厂商会依据他们的制造能力会对最小线宽、最小线距、最小孔径(via)有其限制。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。
2 i4 a% h6 h; R: \5 P/ h3 c
4 B3 U5 G, j- E2 E; E: M& M, K20、适当选择 PCB 与外壳接地的点的原则是什么?
. o" z. |" U" T# V* z5 y& t6 J' } ?# `6 P
选择 PCB 与外壳接地点选择的原则是利用 chassis ground 提供低阻抗的路径给回流电流(returning current)及控制此回流电流的路径。例如,通常在高频器件或时钟产生器附近可以借固定用的螺丝将 PCB的地层与 chassis ground 做连接,以尽量缩小整个电流回路面积,也就减少电磁辐射。& \. f* ?+ f" q$ d4 m7 z, {* m
4 y+ g# r9 }3 N1 l3 d3 t- q! T
21、电路板 DEBUG 应从那几个方面着手?' x3 r, z" w, K% S
+ E7 t' d: G; @- ?: O {6 ]" S
就数字电路而言,首先先依序确定三件事情: 1. 确认所有电源值的大小均达到设计所需。有些多重电源的系统可能会要求某些电源之间起来的顺序与快慢有某种规范。 2. 确认所有时钟信号频率都工作正常且信号边缘上没有非单调(non-monotonic)的问题。3. 确认 reset 信号是否达到规范要求。 这些都正常的话,芯片应该要发出第一个周期(cycle)的信号。接下来依照系统运作原理与 bus protocol 来 debug。
* j2 H/ o/ K+ d1 `. o
) [! K0 U, {" k* ~) M* z& [22、在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高 PCB 的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请专家介绍在高速(>100MHz)高密度 PCB 设计中的技巧?" L) k& y9 R3 q
1 @" |$ ~( r. m4 x8 j在设计高速高密度 PCB 时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。以下提供几个注意的地方:
! ]$ o6 C3 p- E& \$ I) ^3 l. T' g6 z7 y9 Q1 N
控制走线特性阻抗的连续与匹配。
7 T5 E6 T3 Y6 T
9 H: y' ]3 U5 m6 W K. \, o走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。4 d2 T6 O* J! Y2 B; f& b9 s* P6 Q
. Z' c1 _1 h7 ]9 e3 c
选择适当的端接方式。
1 C- H, Y) |* l8 K6 }
) L9 n3 o5 n- g9 _避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。
0 |. |5 ]2 ~: Z ]6 r" Q) e: P8 ^1 P: k3 L4 ?. s7 Z
利用盲埋孔(blind/buried via)来增加走线面积。但是 PCB 板的制作成本会增加。 在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。
. e" g: a: V; Z: @) k6 @+ q, G1 z( d
除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。
% M# Y4 Y( t8 c* L4 K* H4 Q" R' E! z* d
23、模拟电源处的滤波经常是用 LC 电路。但是为什么有时 LC 比 RC 滤波效果差?
# D) @4 f& T) |
$ L7 E4 R" [8 M8 Y0 M9 _, cLC 与 RC 滤波效果的比较必须考虑所要滤掉的频带与电感值的选择是否恰当。 因为电感的感抗(reactance)大小与电感值和频率有关。如果电源的噪声频率较低,而电感值又不够大,这时滤波效果可能不如 RC。但是,使用 RC 滤波要付出的代价是电阻本身会耗能,效率较差,且要注意所选电阻能承受的功率。" M# K/ S: F6 }! Y2 h( @0 `5 E
# y7 K9 z2 y, h2 p24、滤波时选用电感,电容值的方法是什么?
$ }6 m, W, U0 Q, @' w1 d( J% V+ i+ F" N# g0 I* b! y
电感值的选用除了考虑所想滤掉的噪声频率外,还要考虑瞬时电流的反应能力。如 果 LC 的输出端会有机会需要瞬间输出大电流,则电感值太大会阻碍此大电流流经此电感的速度,增加纹波噪声(ripple noise)。电容值则和所能容忍的纹波噪声规范值的大小有关。纹波噪声值要求越小,电容值会较大。而电容的ESR/ESL 也会有影响。 另外,如果这 LC 是放在开关式电源(switching regulation power)的输出端时,还要注意此 LC 所产生的极点零点(pole/zero)对负反馈控制(negative feedback control)回路稳定度的影响。
@. d# k+ a$ ]
: d4 v* \2 { k, }25、如何尽可能的达到 EMC 要求,又不致造成太大的成本压力?6 F& R+ h6 k& e" ^% _$ ]# p* O
9 q2 f; J ~: d0 m9 p
PCB 板上会因 EMC 而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了 ferrite bead、choke等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过 EMC的要求。以下仅就 PCB 板的设计技巧提供几个降低电路产生的电磁辐射效应。
: \+ k* J# r% C# m% q) U7 K" z# I; V
尽可能选用信号斜率(slew rate)较慢的器件,以降低信号所产生的高频成分。
! e% f* ~% l3 ]5 o8 E
9 x0 C5 e* P2 ^1 ]+ R M% H/ @: `注意高频器件摆放的位置,不要太靠近对外的连接器。
3 n! s5 T' {6 m/ ^$ F/ T! l0 ~/ A* g. S# y; g
注意高速信号的阻抗匹配,走线层及其回流电流路径(return current path), 以减少高频的反射与辐射。
* S$ b# |& g1 Y& _
0 j3 M% r4 e3 Z! T# ]5 |在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。
7 j- h% S! @/ a$ W$ [% a
& {/ R- t3 H# a$ i$ [' M对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到 chassis ground。( y U$ N8 I7 F/ B! U% k
# S2 J2 [; R( ~; u4 \
可适当运用 ground guard/shunt traces 在一些特别高速的信号旁。但要注意 guard/shunt traces 对走线特性阻抗的影响。( q o' E7 b, m7 Q% F9 D3 Y* w, D
& e* u9 u0 C' X! K( i p. y电源层比地层内缩 20H,H 为电源层与地层之间的距离。6 X! u. |4 p+ {5 [5 z9 _
* s" k5 I, t1 y# g/ g: u, b26、当一块 PCB 板中有多个数/模功能块时,常规做法是要将数/模地分开,原因何在?/ V F! h7 ]# Q- N. r# j
7 t0 n3 G3 T g+ N8 J( Z- w将数/模地分开的原因是因为数字电路在高低电位切换时会在电源和地产生噪声,噪声的大小跟信号的速度及电流大小有关。如果地平面上不分割且由数字区域电路所产生的噪声较大而模拟区域的电路又非常接近,则即使数模信号不交叉, 模拟的信号依然会被地噪声干扰。也就是说数模地不分割的方式只能在模拟电路区域距产生大噪声的数字电路区域较远时使用。
6 a1 d2 `3 g/ c% \( ]7 E' |( n# X2 ^* c1 \- T( D* _: U
27、另一种作法是在确保数/模分开布局,且数/模信号走线相互不交叉的情况下,整个 PCB板地不做分割,数/模地都连到这个地平面上。道理何在?) Z+ J6 K% i/ W- a- F
8 o8 F" ]( e7 X% h数模信号走线不能交叉的要求是因为速度稍快的数字信号其返回电流路径(return current path)会尽量沿着走线的下方附近的地流回数字信号的源头,若数模信号走线交叉,则返回电流所产生的噪声便会出现在模拟电路区域内。' J( h7 v3 s* p
2 `. K k5 S+ O4 @ h) |2 w28、在高速 PCB 设计原理图设计时,如何考虑阻抗匹配问题?
+ M0 M# N0 M$ f! r1 x: ~- n1 N
: F* I9 F. \0 f2 G在设计高速 PCB 电路时,阻抗匹配是设计的要素之一。而阻抗值跟走线方式有绝对的关系, 例如是走在表面层(microstrip)或内层(stripline/double stripline),与参考层(电源层或地层)的距离,走线宽度,PCB材质等均会影响走线的特性阻抗值。也就是说要在布线后才能确定阻抗值。一般仿真软件会因线路模型或所使用的数学算法的限制而无法考虑到一些阻抗不连续的布线情况,这时候在原理图上只能预留一些terminators(端接),如串联电阻等,来缓和走线阻抗不连续的效应。真正根本解决问题的方法还是布线时尽量注意避免阻抗不连续的发生。
0 f9 p9 @8 Q. P- V
7 D7 z% s* @% M Y/ c# ?6 S29、哪里能提供比较准确的 IBIS 模型库?; ^" A, O- ]& | [3 T E. _
. L* {3 X" V+ L h% X7 a$ e
IBIS 模型的准确性直接影响到仿真的结果。基本上 IBIS 可看成是实际芯片 I/O buffer 等效电路的电气特性资料,一般可由 SPICE 模型转换而得 (亦可采用测量, 但限制较多),而 SPICE 的资料与芯片制造有绝对的关系,所以同样一个器件不同芯片厂商提供,其 SPICE 的资料是不同的,进而转换后的 IBIS 模型内之资料也会随之而异。也就是说,如果用了 A 厂商的器件,只有他们有能力提供他们器件准确模型资料,因为没有其它人会比他们更清楚他们的器件是由何种工艺做出来的。如果厂商所提供的 IBIS 不准确,只能不断要求该厂商改进才是根本解决之道。- T( Y* m% Q, H P" F8 ^8 U* Q: I5 m
4 h$ \+ Q) O$ l
30、在高速 PCB 设计时,设计者应该从那些方面去考虑 EMC、EMI 的规则呢?
" x' J0 c, ?/ v, P3 E# o+ a
* h6 C; U3 E3 T+ O, D( Y一般 EMI/EMC 设计时需要同时考虑辐射(radiated)与传导(conducted)两个方面. 前者归属于频率较高的部分(>30MHz)后者则是较低频的部分(<30MHz). 所以不能只注意高频而忽略低频的部分.一个好的EMI/EMC 设计必须一开始布局时就要考虑到器件的位置, PCB 迭层的安排, 重要联机的走法, 器件的选择等, 如果这些没有事前有较佳的安排, 事后解决则会事倍功半, 增加成本. 例如时钟产生器的位置尽量不要靠近对外的连接器, 高速信号尽量走内层并注意特性阻抗匹配与参考层的连续以减少反射, 器件所推的信号之斜率(slew rate)尽量小以减低高频成分, 选择去耦合(decoupling/bypass)电容时注意其频率响应是否符合需求以降低电源层噪声. 另外, 注意高频信号电流之回流路径使其回路面积尽量小(也就是回路阻抗loop impedance 尽量小)以减少辐射. 还可以用分割地层的方式以控制高频噪声的范围. 最后, 适当的选择PCB 与外壳的接地点(chassis ground)。9 y; k' T. S( s2 I0 O9 |1 e; G6 e/ `
) H6 V. [" Q% J) J
31、如何选择 EDA 工具?+ ^5 R- O u- B
' Q2 h, p0 [- [7 P7 F) b
目前的 pcb 设计软件中,热分析都不是强项,所以并不建议选用,其它的功能 1.3.4 可以选择 PADS或 Cadence 性能价格比都不错。 PLD 的设计的初学者可以采用 PLD 芯片厂家提供的集成环境,在做到百万门以上的设计时可以选用单点工具。
7 k' Y# b" r/ t: g* f: D V. [, _+ s, O
32、请推荐一种适合于高速信号处理和传输的 EDA 软件。
' I$ @. J4 R' o/ | b& {& [# Z' C! e$ ~
常规的电路设计,INNOVEDA 的 PADS 就非常不错,且有配合用的仿真软件,而这类设计往往占据了 70%的应用场合。在做高速电路设计,模拟和数字混合电路,采用 Cadence 的解决方案应该属于性能价格比较好的软件,当然 Mentor 的性能还是非常不错的,特别是它的设计流程管理方面应该是最为优秀的。(大唐电信技术专家 王升)4 x) U% f! g& P: @, d. g
% f3 a4 s" ^: [! O7 w P
33、对 PCB 板各层含义的解释! A1 D5 T3 F5 @8 b* H# `
8 c' A6 i' o9 w. v% x j+ ?
Topoverlay ----顶层器件名称, 也叫 top silkscreen 或者 top component legend, 比如 R1 C5, Y+ T! d3 Q8 u3 @& ~, {8 p
7 f$ j7 p7 J4 @- Z
IC10.bottomoverlay----同理 multilayer-----如果你设计一个 4 层板,你放置一个 free pad or via, 定义它作为multilay 那么它的 pad 就会自动出现在 4 个层 上,如果你只定义它是 top layer, 那么它的 pad 就会只出现在顶层上。" g; m. ~% z4 U3 g
# z$ Y# u! j; l) p34、2G 以上高频 PCB 设计,走线,排版,应重点注意哪些方面?. O* \' U% A! Z! A% O9 g
0 N7 E" f1 w" {4 g
2G 以上高频 PCB 属于射频电路设计,不在高速数字电路设计讨论范围内。而 射 频电路的布局(layout)和布线(routing)应该和原理图一起考虑的,因为布局布线都会造成分布效应。而且,射频电路设计一些无源器件是通过参数化定义,特殊形状铜箔实现,因此要求 EDA 工具能够提供参数化器件,能够编辑特殊形状铜箔。Mentor 公司的 boardstation 中有专门的 RF 设计模块,能够满足这些要求。而且,一般射频设计要求有专门射频电路分析工具,业界最著名的是 agilent 的 eesoft,和 Mentor 的工具有很好的接口。
3 H- d5 v( |4 C5 g8 V! i2 h8 W8 O9 F
35、2G 以上高频 PCB 设计,微带的设计应遵循哪些规则?
. i/ c3 B8 G% C5 l% T7 d, D9 x$ ^# Y X0 i, W
射频微带线设计,需要用三维场分析工具提取传输线参数。所有的规则应该在这个场提取工具中规定。
: |" x( ]4 T0 ?( e4 k7 ]
; n+ O8 `- d+ l' q" |36、对于全数字信号的 PCB,板上有一个 80MHz 的钟源。除了采用丝网(接地)外,为了保证有足够的驱动能力,还应该采用什么样的电路进行保护?
+ W7 f, V' o+ x2 o" @0 H& {6 X9 m& Y4 [0 c& f
确保时钟的驱动能力,不应该通过保护实现,一般采用时钟驱动芯片。一般担心时钟驱动能力,是因为多个时钟负载造成。采用时钟驱动芯片,将一个时钟信号变成几个,采用点到点的连接。选择驱动芯片,除了保证与负载基本匹配,信号沿满足要求(一般时钟为沿有效信号),在计算系统时序时,要算上时钟在驱动芯片内时延。
( Q U0 H* @' z6 g) Y; i- H1 J# ]9 h: A4 b" ?8 _6 m5 H! |# I
37、如果用单独的时钟信号板,一般采用什么样的接口,来保证时钟信号的传输受到的影响小?/ g. `7 I, ^* F! ]/ ~8 ?
# M2 \2 G3 ]& R9 M
时钟信号越短,传输线效应越小。采用单独的时钟信号板,会增加信号布线长度。而且单板的接地供电也是问题。如果要长距离传输,建议采用差分信号。LVDS 信号可以满足驱动能力要求,不过您的时钟不是太快,没有必要。0 B4 @( b8 H! D
+ f' K: O1 d* S: U: N" }' C0 O38、27M,SDRAM 时钟线(80M-90M),这些时钟线二三次谐波刚好在 VHF 波段,从接收端高频窜入后干扰很大。除了缩短线长以外,还有那些好办法?
$ j& q5 N8 _2 |) P0 f. ~) Q/ Z9 u1 e" h
如果是三次谐波大,二次谐波小,可能因为信号占空比为 50%,因为这种情况下,信号没有偶次谐波。这时需要修改一下信号占空比。此外,对于如果是单向的时钟信号,一般采用源端串联匹配。这样可以抑制二次反射,但不会影响时钟沿速率。源端匹配值,可以采用下图公式得到。
8 U4 U) q2 ~2 o, k+ R- O" u! ]0 O9 _3 ~ F% M
39、什么是走线的拓扑架构?; L5 O* N( h9 [( g: k" z: x) D+ M
; D8 j4 l) E& [: p4 Z s) |5 r4 a% mTopology,有的也叫 routing order.对于多端口连接的网络的布线次序。. W% t2 }3 K1 Y, Y ^ u
! h4 P* ?! N9 v6 V) G& H40、怎样调整走线的拓扑架构来提高信号的完整性?
# W1 g# e4 }6 h4 _! O p0 n
$ S! q3 k/ V/ J+ r这种网络信号方向比较复杂,因为对单向,双向信号,不同电平种类信号,拓朴影响都不一样,很难说哪种拓朴对信号质量有利。而且作前仿真时,采用何种拓朴对工程师要求很高,要求对电路原理,信号类型,甚至布线难度等都要了解。; d; F' c; k. ]" F1 d* Y6 K% S5 f
% B" F! j6 b1 ]41、怎样通过安排迭层来减少 EMI 问题?
* M9 D% W% p! U% |& D7 `: `. b% Y; d, C6 o) F
首先,EMI 要从系统考虑,单凭 PCB 无法解决问题。层叠对 EMI 来讲,我认为主要是提供信号最短回流路径,减小耦合面积,抑制差模干扰。另外地层与电源层紧耦合,适当比电源层外延,对抑制共模干扰有好处。
~& [6 J7 r4 c
, \4 J; ?% L. |0 @2 q42、为何要铺铜?
7 m. s; L) }! H; M8 n. F. X! D3 I/ d) U& a
一般铺铜有几个方面原因。1,EMC.对于大面积的地或电源铺铜,会起到屏蔽作用,有些特殊地,如 PGND 起到防护作用。2,PCB 工艺要求。一般为了保证电镀效果,或者层压不变形,对于布线较少的PCB 板层铺铜。3,信号完整性要求,给高频数字信号一个完整的回流路径,并减少直流网络的布线。当然还有散热,特殊器件安装要求铺铜等等原因。
7 k( O: d, f4 f9 F" g2 M' s# o. N
6 ^ v4 \3 L) V43、在一个系统中,包含了 dsp 和 pld,请问布线时要注意哪些问题呢?
) n; q; q3 e Q+ C# \5 u
! r/ a) L. m( R- q k% @看你的信号速率和布线长度的比值。如果信号在传输线上的时延和信号变化沿时间可比的话,就要考虑信号完整性问题。另外对于多个 DSP,时 钟 ,数据 信号走线拓普也会影响信号质量和时序,需要关注。1 K$ o* z, a( j0 D9 H5 u
" [/ d4 i) T. J( C$ s7 G
44、除 protel 工具布线外,还有其他好的工具吗?
" F& W2 d$ R4 z. z; b8 [( Q% B. {; l$ S. H I
至于工具,除了 PROTEL,还有很多布线工具,如 MENTOR 的 WG2000,EN2000 系列和 powerpcb,Cadence 的 allegro,zuken 的 cadstar,cr5000 等,各有所长。
9 \# N+ E" i1 e: r" h8 ?7 Z, z: h& {* l; E( M( ~5 d
45、什么是“信号回流路径”?
W* U+ g; g2 b& T* n" |: e) \+ I
信号回流路径,即 return current。高速数字信号在传输时,信号的流向是从驱动器沿 PCB 传输线到负载,再由负载沿着地或电源通过最短路径返回驱动器端。这个在地或电源上的返回信号就称信号回流路径。Dr.Johson 在他的书中解释,高频信号传输,实际上是对传输线与直流层之间包夹的介质电容充电的过程。SI 分析的就是这个围场的电磁特性,以及他们之间的耦合。
j0 Z1 A/ s8 v: L" z1 ^: J$ q5 t9 e3 ^/ K
46、如何对接插件进行 SI 分析?0 D0 H$ E" S+ ^2 d
; f8 g$ ` \4 N# h在 IBIS3.2 规范中,有关于接插件模型的描述。一般使用 EBD 模型。如果是特殊板,如背板,需要SPICE 模型。也可以使用多板仿真软件(HYPERLYNX 或 IS_multiboard),建立多板系统时,输入接插件的分布参数,一般从接插件手册中得到。当然这种方式会不够精确,但只要在可接受范围内即可。& Z% G" Y9 Y* p! G
, M8 ~( j4 J& f6 U) ]- A47、请问端接的方式有哪些?
- [ w% D+ M$ @4 j/ b
! E2 |( m, a$ a2 V$ V, s7 S端接(terminal),也称匹配。一般按照匹配位置分有源端匹配和终端匹配。其中源端匹配一般为电阻串联匹配,终端匹配一般为并联匹配,方式比较多,有电阻上拉,电阻下拉,戴维南匹配,AC 匹配,肖特基二极管匹配。5 c$ G; M8 Z$ }& y; {( |" m
! }, S% s8 ]4 f7 w8 z9 f' b
48、采用端接(匹配)的方式是由什么因素决定的?
) `6 x4 p$ _/ |4 B) t! X4 F# p* X# l& `
匹配采用方式一般由 BUFFER 特性,拓普情况,电平种类和判决方式来决定,也要考虑信号占空比,系统功耗等。
+ ~# i H2 G; A5 v2 F% X( Q% `" Q$ i% P3 T
49、采用端接(匹配)的方式有什么规则?! P5 Q% \4 O+ H
. B* k0 n7 _4 p- B2 k, `数字电路最关键的是时序问题,加匹配的目的是改善信号质量,在判决时刻得到可以确定的信号。对于电平有效信号,在保证建立、保持时间的前提下,信号质量稳定;对延有效信号,在保证信号延单调性前提下,信号变化延速度满足要求。Mentor ICX 产品教材中有关于匹配的一些资料。另外《High Speed Digital design a hand book of blackmagic》有一章专门对 terminal 的讲述,从电磁波原理上讲述匹配对信号完整性的作用,可供参考。
( {8 _' Q1 u7 A) I! I
; g& Z( `, i( Z& x50、能否利用器件的 IBIS 模型对器件的逻辑功能进行仿真?如果不能,那么如何进行电路的板级和系统级仿真? Q# T% d0 x2 Q+ j& K
) M5 `+ }3 r0 G+ w5 s4 M6 t
IBIS 模型是行为级模型,不能用于功能仿真。功能仿真,需要用 SPICE 模型,或者其他结构级模型。; r' P7 d7 g0 P3 v
! E, j2 u6 J& E1 i" |1 \51、在数字和模拟并存的系统中,有 2 种处理方法,一个是数字地和模拟地分开,比如在地层,数字地是独立地一块,模拟地独立一块,单点用铜皮或 FB 磁珠连接,而电源不分开;另一种是模拟电源和数字电源分开用 FB 连接,而地是统一地地。请问李先生,这两种方法效果是否一样?
) G( b+ Z) [- a. i# O) |6 K' F! _4 R1 d8 I3 O: z
应该说从原理上讲是一样的。因为电源和地对高频信号是等效的。
3 g) s7 {, I! g2 H; s
5 O; J5 D( i) g区分模拟和数字部分的目的是为了抗干扰,主要是数字电路对模拟电路的干扰。但是,分割可能造成信号回流路径不完整,影响数字信号的信号质量,影响系统 EMC 质量。因此,无论分割哪个平面,要看这样作,信号回流路径是否被增大,回流信号对正常工作信号干扰有多大。现在也有一些混合设计,不分电源和地,在布局时,按照数字部分、模拟部分分开布局布线,避免出现跨区信号。
" ]; ~3 t1 x* {9 J' [( R* W# A4 K7 @4 D# h
52、安规问题:FCC、EMC 的具体含义是什么?
# X# _5 R7 N: o( B# z! a( P
0 r5 s. p. M* b# oFCC: federal communication commission 美国通信委员会. l" t m G6 T! p1 J
7 s/ u' [7 R" G4 U" V9 Y
EMC: electro megnetic compatibility 电磁兼容0 A7 h+ J) _2 s# O7 e
+ y W/ _! n" f4 R1 g, z1 @4 B; C
FCC 是个标准组织,EMC 是一个标准。标准颁布都有相应的原因,标准和测试方法。
. P! Z4 }; n3 P/ B- ^$ p( G' G
" B# a/ z. L( t: b) u1 s53、何谓差分布线?9 F, X4 r* q+ P9 x
+ U& N/ r2 `0 o- [5 W8 r差分信号,有些也称差动信号,用两根完全一样,极性相反的信号传输一路数据,依靠两根信号电平差进行判决。为了保证两根信号完全一致,在布线时要保持并行,线宽、线间距保持不变。' z7 ]3 ~, M, U7 K" ?3 N& I% y
% u# ~+ S7 w6 y- e54、PCB 仿真软件有哪些?/ C, N/ {9 c9 T1 w8 [' C* a
. D' h" p7 r' B' u5 F- g
仿 真 的种类很多, 高 速 数 字电 路 信 号 完 整 性 分 析 仿 真 分析(SI) 常 用 软 件 有icx,signalvision,hyperlynx,XTK,speectraquest 等。有些也用 Hspice。
* U6 ]; ]1 `, R' L
% i5 J3 H7 J- N2 _6 k5 [. ^5 n* L5 S55、PCB 仿真软件是如何进行 LAYOUT 仿真的?. ?0 E, ~& W) {1 E; _" _) S
. Z. v/ O( W/ j' I7 [; \( ?高速数字电路中,为了提高信号质量,降低布线难度,一般采用多层板,分配专门的电源层,地层。& k# [$ H, F7 h' z) J) u
: Q" P+ n) s6 _0 d$ r56、在布局、布线中如何处理才能保证 50M 以上信号的稳定性: }4 S* w9 a7 R; o M
6 x% w7 m: \* b b: I高速数字信号布线,关键是减小传输线对信号质量的影响。因此,100M 以上的高速信号布局时要求信号走线尽量短。数字电路中,高速信号是用信号上升延时间来界定的。而 且 ,不 同种类的信号(如 TTL,GTL,LVTTL),确保信号质量的方法不一样。5 g; R9 ^! ?' [1 |% k
5 s/ P% ]5 ~- r7 |8 ^6 c/ I) }( S57、室外单元的射频部分,中频部分,乃至对室外单元进行监控的低频电路部分往往采用部署在同一 PCB 上,请问对这样的 PCB 在材质上有何要求?如何防止射频,中频乃至低频电路互相之间的干扰?
8 I4 O9 ~: `2 Q* J3 d
& D. w0 S2 \. G1 M2 K混合电路设计是一个很大的问题。很难有一个完美的解决方案。) e, F# _9 @2 c( e
! M$ f' I, c& w3 L$ }' u4 m一般射频电路在系统中都作为一个独立的单板进行布局布线,甚至会有专门的屏蔽腔体。而且射频电路一般为单面或双面板,电路较为简单,所有这些都是为了减少对射频电路分布参数的影响,提高射频系统的一致性。相对于一般的 FR4 材质,射频电路板倾向与采用高 Q 值的基材,这种材料的介电常数比较小,传输线分布电容较小,阻抗高,信号传输时延小。在混合电路设计中,虽然射频,数字电路做在同一块 PCB 上,但一般都分成射频电路区和数字电路区,分别布局布线。之间用接地过孔带和屏蔽盒屏蔽。+ c& l3 b [' n7 ?0 v! B$ u
" t! B+ f' a8 M, D6 r9 K: u# M58、对于射频部分,中频部分和低频电路部分部署在同一 PCB 上,mentor 有什么解决方案?
5 [5 o( H- @' s0 B) s
0 M L1 Y9 p. K. t+ e }' zMentor 的板级系统设计软件,除了基本的电路设计功能外,还有专门的 RF 设计模块。在 RF 原理图设计模块中,提供参数化的器件模型,并且提供和 EESOFT 等射频电路分析仿真工具的双向接口;在 RF LAYOUT 模块中,提供专门用于射频电路布局布线的图案编辑功能,也有和 EESOFT 等射频电路分析仿真工具的双向接口,对于分析仿真后的结果可以反标回原理图和 PCB。同时,利用 Mentor 软件的设计管理功能,可以方便的实现设计复用,设计派生,和协同设计。大大加速混合电路设计进程。手机板是典型的混合电路设计,很多大型手机设计制造商都利用 Mentor 加安杰伦的 eesoft 作为设计平台。
7 ?3 C+ f3 @4 p3 r! H: v5 @# ]5 ?) n0 o* z. `5 j2 w. A: Q$ m5 v: Y
59、mentor 的产品结构如何?
! ]- D0 a4 Q3 W. D9 P$ m
2 u9 ^# X* ^5 B9 u6 W( d" qMentor Graphics 的 PCB 工具有 WG(原 veribest)系列和 Enterprise(boardstation)系列。, q$ e+ o' z" p7 C
' Q- r: b* v9 O7 n4 E9 T% V, j
60、Mentor 的 PCB 设计软件对 BGA、PGA、COB 等封装是如何支持的?* X" |& ^3 a6 U" }
2 K3 Q( T L/ A; [9 P y
Mentor 的 autoactive RE 由收购得来的 veribest 发展而来,是业界第一个无网格,任意角度布线器。众所周知,对于球栅阵列,COB 器件,无网格,任意角度布线器是解决布通率的关键。在最新的autoactive RE 中,新增添了推挤过孔,铜箔,REROUTE 等功能,使它应用更方便。另外,他支持高速布线,包括有时延要求信号布线和差分对布线。
2 h0 |7 ]- k# }! `$ [+ a
8 A% `9 q T, _. O v
# G# ]7 i; [! M+ L9 v* o
; f( P6 h, U R+ ]2 v" W6 q" k% m" aPCB板各个层的含义5 K: w$ ]$ B) q% L2 L
在EDA软件的专门术语中,有很多不是有相同定义的。以下就字面上可能的意义来解释。. f' M3 L, S' S; Q
Mechnical: 一般多指板型机械加工尺寸标注层0 h9 N0 Y8 h2 @* X' s& w
Keepoutlayer: 定义不能走线、打穿孔(via)或摆零件的区域。这几个限制可以独立分开定义。
1 b) H7 {$ |7 ~8 |( cTopoverlay: 无法从字面得知其意义。多提供些讯息来进一步讨论。
% y1 F! T1 ^; c* T) q* E8 oBottomoverlay: 无法从字面得知其意义。可多提供些讯息来进一步讨论。 g* Y9 i2 M2 g8 r7 ^2 H
Toppaste: 顶层需要露出铜皮上锡膏的部分。- a. l* h! z& P2 X& H# L- {, g) ^
Bottompaste: 底层需要露出铜皮上锡膏的部分。$ n- u" Q9 m2 ~2 X2 A4 Y2 ]
Topsolder: 应指顶层阻焊层,避免在制造过程中或将来维修时可能不小心的短路 Bottomsolder:0 U1 ^3 W" H- c" l
应指底层阻焊层。" |# R6 c, M# J/ b7 Y, ~& {, D5 N
Drillguide: 可能是不同孔径大小,对应的符号,个数的一个表。. ^0 B! R1 U% i
Drilldrawing: 指孔位图,各个不同的孔径会有一个对应的符号。
1 S$ I! p+ ?) }+ D2 iMultilayer: 应该没有单独这一层,能指多层板,针对单面板和双面板而言。
4 y# `* W# i1 I( I+ z+ S0 T; ZToppaste: 也即是面层贴片时开钢网要用的东东。4 L6 Z3 I8 O2 D7 G( {
Bottompaste: 也即是底层贴片时开钢网要用的东东。 |
|