找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 62|回复: 1
打印 上一主题 下一主题

[Allegro封装设计] Cadence支持全新TSMC WoW高阶封装技术并扩展对TSMC InFO和CoWoS封装解决方案的支持

[复制链接]

107

主题

134

帖子

1056

积分

Cadence

Rank: 6Rank: 6

积分
1056
跳转到指定楼层
1#
发表于 2018-5-9 10:57 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 Cadence_CPG_Mkt 于 2018-5-9 10:59 编辑
  p* ?4 b) b: E% E5 ]( j  W# g- `+ e) t; x5 O8 V* n0 j7 m/ e2 j
内容提要
  • 完整的Cadence数字,签核及定制/模拟 IC 设计工具,以及面向TSMC WoW技术优化的高级IC封装设计和分析工具
  • Cadence为InFO和CoWoS技术提供增强支持,帮助面向不同设计和尺寸需求的客户快速交付产品
    / f; R+ p1 L4 G" ?1 }, G! R: P
中国上海,2018年5月2日 – 楷登电子(美国Cadence公司,NASDAQ: CDNS)今日宣布,完整的Cadence® 数字,签核及定制/模拟 IC设计工具,与高级 IC 封装技术现已支持 TSMC 全新晶片立体堆叠(WoW)3D堆栈技术。同时,Cadence为TSMC的三位系统单晶片(CoWoS)与集成扇出(InFO)后端技术提供扩展工具与方法支持。全新Cadence WoW设计流程及增强版CoWoS和InFO设计与分析方法为设计团队提供了集成并封装一个或多个晶片的新方式。
如需了解Cadence支持TSMC WoW,CoWoS及InFO技术的详细内容,请参阅www.cadence.com/go/wowcowosinfo
  k9 F: k1 N! G8 n
WoW 高级封装技术支持
6 U& b  f3 X, R% [
在CoWoS技术基础上,WoW 支持3D立体堆栈,适用于面积更大晶片尺寸,以及更密集的I/O接脚数。Cadence的工作流程、工具及设计方法可以帮助TSMC客户管理顶层互联,验证芯片集成解决方案与整体设计流程的一致性。

2 q% j2 \, `: e0 T& U
Cadence优化了现有工具链的相关产品,为实现WoW芯片集成技术提供完整的集成工作流程:
" h2 s* @, ^/ @  {
  • Innovus™设计实现系统:支持单数据库的顶层晶片,包括支持前/后侧布线及后侧矽穿孔技术(BTSV),实现多晶片互联。
  • Quantus™提取解决方案:支持后侧布线层,BTSV子电路替换,以及基于晶片收缩系数的晶片到晶片互联耦合电容的提取,助力实现晶片间的电器分析。
  • Voltus™ IC 电源完整性解决方案:提供晶片级的电源图生成,助力实现多晶片并行电源分析。
  • Tempus™ 时序签核解决方案:提供多晶片静态时序分析(STA)支持,助力实现多晶片间的时序路径检查。
  • 物理验证系统(PVS):提供面向 BTSV晶片的设计规则检查(DRC)及版图对原理图(LVS)检查,互联差异比对以及连接性检查,确保两晶片间的正确互联。
  • Virtuoso® 平台:特性包括通过Virtuoso增量式技术数据库在现有PDK基础上在顶层进行凸点的布局和对齐,以构建多晶片互连。
  • OrbitIO™ 互联设计器:提供基板内互联检查,设备校平,自动端口互联和管理顶层互联的可设置模块定义,助力实现统一的晶片互联与比对。
  • Sigrity™ PowerSI® 3D-EM 提取选项:提供晶片组合,插入器和封装的电模型,验证电源和表面分布可以满足多晶片及封装的需求。
  • Sigrity PowerDC™ 技术:支持插入器并具备晶片分析功能的热分析解决方案,允许与 Voltus IC 电源完整性解决方案进行同步仿真,在多晶片电源分析的同时实现温度分析。
  • Sigrity XcitePI™ 提取:提供精准的芯片层和插入器层互联模型提取,在时域和频域实现高速信号传播验证。
  • Sigrity SystemSI™ 技术:基于模型的互联拓扑自动构建,驱动同步开关噪声(SSN/SSO)分析,实现简明的眼图验证

    # M: f8 W* I; o' g2 b

4 N  N5 @% x! x! P: V
InFO及CoWoS增强
6 S3 P+ k7 X( ^/ T
Cadence同时为TSMC现有的InFO及CoWoS技术进行了增强。Sigrity XcitePI提取现为插入器和TSV子电路提供RC SPICE模型支持。此外,Cadence SiP版图也开始提供高密度晶圆级冗余金属(DM)生成。SiP-PVS DRC集成现包括DM界面,并支持LVS,帮助设计师提高效率。
# H+ x! O: j5 [0 }4 u2 W
“Cadence对TSMC解决方案的支持已有很长时间的历史,我们为TSMC WoW 技术提供的最新支持可以帮助设计工程师在更大、更复杂的设计平台部署 3D 技术,并进一步缩短上市时间,”Cadence公司高级副总裁兼定制IC/PCB事业部总经理Tom Beckley表示“我们对InFO和CoWoS技术的持续支持进一步展示了我们与TSMC的紧密合作,我们将一如既往的确保客户获取所有最新技术,实现设计目标。”

, K2 M$ n6 {9 Q  u! [/ X
“全新WoW参考工作流程是我们现有InFO和CoWoS芯片集成解决方案的必要补充,为客户采用2.5D和3D技术将大尺寸晶片与更密集的I/O接脚集成提供更高的灵活度,”TSMC设计基础设施市场部高级主管Suk Lee表示“Cadence对我们封装技术的有力支持至关重要,帮助我们的共同客户将解决方案的优势发挥到极致。”
8 V/ \$ P1 ^" e- W

" L. O7 C4 e& G9 f+ S
关于楷登电子 Cadence
Cadence公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence公司创新的“系统设计实现” (SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence公司同时被财富杂志评选为“全球年度最适宜工作的100家公司”之一。了解更多,请访问公司网站 www.cadence.com
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

8

主题

511

帖子

1572

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1572
2#
发表于 2018-5-15 10:51 | 只看该作者
学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-21 18:13 , Processed in 0.465965 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表