找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 111|回复: 5
打印 上一主题 下一主题

[Allegro封装设计] 专家讲坛 | IC-PKG-PCB CO-DESIGN探讨---方案快速评估

[复制链接]

107

主题

134

帖子

1056

积分

Cadence

Rank: 6Rank: 6

积分
1056
跳转到指定楼层
1#
发表于 2018-2-27 11:13 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 Cadence_CPG_Mkt 于 2018-2-27 11:13 编辑
3 i+ p  Z! ]; K
3 H( ?- ?" `0 q+ |' c  `  r
国内IC界正经历着一系列重大动作,围观者都在拭目以待着最终结果。虽是微电子专业可惜一直都在岸边等待着国内IC大潮,只是闻到潮水的咸味,还没见真正到来,出于专业的原因对于业界的这类大事总是特别留意,如果“趋势”不出意外,未来的5-10年国内自主设计的大规模IC相信会迎来大发展。

- F/ ?5 H+ a4 q; s+ z
设计的IC规模越大,早期的评估就越显重要性,国内目前绝大多数IC设计都属规模较小,有能力做大规模的企业还是少得可怜,出于大环境的因素及这类小项目本身情况,对CO-DESIGN的需求还不明显。当年做ASIC封装时,由于芯片规模都较大、对上下游的相互影响也很大,因而CO-DESIGN的流程是必须且重要的,这个流程也是在自己悟出一部份再加自己写的一些小脚本补充就这样应付过来了。虽流程自己用起来觉得还算通顺,但毕竟没在统一的环境下完成,总觉得有稍稍不够完美。
) J1 M) g/ P8 M& J- f
前段与CADENCE技术人员交流时发现,原来已有一个成熟好用的评估工具---OrbitIO!于是自已研究了好几天还让他过来现场答疑了3次,自己再写个新的小脚本终于把这个流程完美打通。

/ D$ m7 a; g$ e& ~' L
随着国内以后IC设计规模的增大,这个CO-DESIGN方法的提前准备会给从业者带来实质的便利,相信用到这个流程而有共鸣者也许是后面几年后的事情,这与我们4年前出版的《IC封装基础与工程设计实例》书一样超前了些,没给我带来实质性的好处!
& S; B% B. Q* l$ r
对于没有PCB及封装背景的“专家”要在早期全面评估好一个大规模的芯片:使用何种封装,如何分配管脚等等,需要与相关领域“专家”反复沟通。为了解放“专家”,这个“神器”就应运而生了,只要你会使用EXCEL就基本可以进行较为精确的评估。
$ z# ]$ {* t; T
1)下面以一个CASE为思路展开!

; G: g1 @+ z8 G) J' V
需求:开发一款用于某单板上的特定功能模块芯片,如何评估新的芯片封装用多少管脚、封装需要多大、DIESIZE需要多大及需要多少PAD呢?如下图提供了新开发的芯片与周边器件的相对位置的粗略情况。                              

  k0 _) ?) h& {3 ?6 C0 }
---(1)要开发的芯片在单板中的摆放位置
% \- w9 n# \; y# E* E( z
如你是一个“资深”系统架构师或是“资深”的硬件专家,接下来就有得忙了,因为评估需要输入数据,你后面的事情基本是围绕:先找后端的“专家”们商量后,再找封装的“专家”及PCB的“专家”们商量,要各领域的评估数据,这么一整2天过去了,也许结果还得再等等,急也没用,因为“部门墻”是实实在在的存在,不同部门都在“忙”着,你还真没办法!
; Y# c  p0 ?$ U# n  e6 D# h2 h$ U
是否想过这个评估工作在初期“专家自己”也可以独立完成呢?不用求其它的“专家”们呢?而且还可以得到一个很靠谱的评估结果。

/ G) R4 N; q; [  [5 L& J" D* Z) g
答案是肯定的,看看下面的做法!

" K+ Z, B/ V. B, u/ l6 u# L+ @
第一步就是估算接口的数量及电源、地的比例,找一个PIN数差不多的BGA封装及把一个相应数量PADDIE一起放在同一个界面中(这个界面就是提到的OrbitIO,一种把IC-PAKCAGE-PCB都导入到同一个平台下处理的软件)如下图。

# k' G, \( F. u4 R) U) O) u  Y
(2)---放入空白的BGADIE
4 K9 y* m2 u6 {1 W2 y. C
接下来“专家自己” 就可以在OrbitIO平台下进行布线规划评估了,这个过程只需几分钟,从下图可见,从PCB引线到BGA封装且自动分配好管脚,很直观且高效。

3 w/ z) c5 E3 ~' e, B
(3)---PCB周边器件往BGA空管脚上分配网络

) E0 l6 Z# `3 \; K  p* D$ c
忙完了从PCBBGA的管脚引线,接下来就是从BGA中往DIE上的PAD分配网络,这个过程 也是几分钟!效果同样是很直观、高效。

/ L: b" N5 ~4 l2 b: v5 A! y
(4)---BGADIE空管脚上分配网络

7 v8 E1 w" Q; ]0 r/ s" l
最后的BGADIE网络分配完成效果如下图,结果令人很兴奋,效果直观、结果靠谱!
: Y! K- C! ~& q6 u. x
(5)---PCBBGA再往IC上的管脚分配网络整体效果

9 E9 X( T$ a* M  H1 L7 g- l
整个过程的评估操作只需要4分多钟,芯片越复杂越能体现这个方法与流程的优越性,平时只做PIN数较少的芯片难有机会真正体会到其中的奥秒之处了。
; D) y3 B, x$ N* R& r7 x
作为一个“专家”在评估复杂封装及芯片时最害怕的一件事是:需求经常在变、接口经常在变,因为这又得找其它领域的“专家”重新评估,这时使用新工具平台就很有必要了,因为OrbitIO提供的平台与使用方法太简单且直观,不需要太多的IC、封装及PCB等背景知识,只需要在EXCEL中处理下,如下图在EXCEL进行接口的分组。

" ]8 f. F+ ]. g4 e. ^( N3 F* v: w
(6)---EXCEL中对芯片的接口分组

# V1 U# F: j! b9 r& V
原来几个部门不同人协调2天的活,现在只要很短时间就可以由一个人完全搞定。当然在后面的APDPCB间的相互导入更细致的话就更完美了,有兴趣也可以与作者进一步深入交流。
/ D# h# R* [+ q( V
(7)---作者的APDPCB间的相互导入脚本界面

' n8 v, T) y; j7 ^, A' w/ v. n9 |
% q! Z7 \# ]& b0 k. `. R6 @: Y
方案完整评估视频:
https://v.qq.com/x/page/u05566h5uvq.html
4 c) i, B" r6 v4 N0 o
% J  j  R) R5 q6 o) }
4 k7 [4 S7 }9 i! V
欢迎您的评论!
您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。
0 N3 z  V7 M5 T8 F+ N
* \: s  V) m. x7 {
2 X& ~# i. U8 b7 k% @( A8 @0 I, g
! b7 ?% V4 {* }& W( M1 |
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

2

主题

41

帖子

108

积分

二级会员(20)

Rank: 2Rank: 2

积分
108
2#
发表于 2018-2-27 16:28 | 只看该作者

7

主题

672

帖子

1168

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1168
3#
发表于 2018-2-28 10:23 | 只看该作者
谢谢分享

1

主题

11

帖子

24

积分

二级会员(20)

Rank: 2Rank: 2

积分
24
4#
发表于 2018-3-8 12:49 | 只看该作者
CO-DESIGN高效工具【毛忠宇】,在哪里可以下载?谢谢

8

主题

511

帖子

1572

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1572
5#
发表于 2018-5-15 11:19 | 只看该作者
学习了

2

主题

25

帖子

29

积分

二级会员(20)

Rank: 2Rank: 2

积分
29
6#
发表于 2018-5-16 09:34 | 只看该作者
厉害哦
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-19 10:08 , Processed in 0.065874 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表