EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在复杂SOC片上系统管理电源网络十分复杂,这促进了电源格式文件描述的发展,从而为功能分析和电气分析存储数据(如CPF、UPF等)。然而,对于复杂的印刷电路板,情况是怎样的呢?电源网络的信息如何得到有效体现(一块或多块板)、并存储下来用作后续的分析?电气分析如何有效融入PCB设计、减少PCB优化的时间?PCB电源格式信息如何能被自动提取、并传递到仿真? ) e( }0 L3 y+ L$ ?; ]' M
具体来说,对于复杂的电源分配网络(PDN),加速电源完整性分析过程中的主要问题有: * b* D8 q( G* g+ o$ b/ G8 l
Cisco近期分享了一个关于电源网络拓扑的实例,来自于他们的最新产品——包括约20组电源,约250个元件,以及近500个电源网络(包括滤波器件周围的网络)。具体来说,系统级电路板的设计包括使用多样的元器件类型,来满足I*R (DC直流)电源压降和电源阻抗特性需求(基于频域的交流AC阻抗需要考虑最优去耦电容的大小和位置)。
5 k- x9 O) `! X
我最近有机会跟Brad Griffin进行了交谈,他是Cadence Custom IC & PCB Group的产品总监。Brad描述了Cadence是如何帮助客户,实现将PI分析引入设计流程中。“在Cisco等客户的帮助下,我们开发了新的功能用于Sigrity电源完整性和OptimizePI。PowerTree的存储是一个独特的方法,可用于生成并图形化地显示复杂电路板设计信息及相关元器件模型及约束。” 7 D& O, }8 [) f; b' I. @, y) J
PowerTree的配置很直观——如下为“建立PowerTree”对话框的截图。 1 E* e# _4 W5 k d* A, r
, k% j9 S, H# n2 }+ I- j$ e" Y
如下为一个复杂PDN的PowerTree应用的截图。
2 y$ \& M) B% V% U- Q- z4 C" d* v9 E; X
: ?) p2 D/ @, y/ x7 a, l6 B! r# F8 \; z# n4 r! p' P* i! {
元器件清单和连接网表都来自Cadence Allegro。一个简单的PowerTree视图就可以包括大量原理图页面的电源网络信息。元器件模型提供了电气行为和验证检查约束。设计工程师可以在PowerTree中加入额外的设计约束和元器件模型数据。Brad强调:“通过PowerTree环境,在Sigrity PowerDC 中PCB设计工程师可以快速在原理图和PCB布局布线过程中生成和运行DC分析仿真,优化DC之后,将设计提供给电源完整性专家,进行去耦电容选择和放置,来优化频域电源阻抗。PI专家收到了更高质量的设计,可以使用Sigrity OptimizePI来展开工作。”
6 w+ e6 n6 L& W1 G& _! xBrad和我都知道电源完整性专家是非常宝贵的资源,他们经常工作负担过重。PCB设计工程师可以使用SigrityPowerTree的特性,快速提取电源拓扑结构以及元器件数据,进行仿真来保证提供PCB的DC需求,这将大大提高PI分析工作效率。
. H3 T: |) R- p6 A6 i9 M1 Q: ^$ S6 [1 q2 k
% u I$ W" J: @
欢迎您的评论!
+ A6 j0 i5 H0 P, m您可以通过PCB_marketing_China@cadence.com联系我们,非常感谢您的关注以及宝贵意见。
: t+ X+ V3 K( Z# R% F
6 r7 w* x7 e: \1 R( H
. K5 Z- G( Y# z! E5 o0 b3 G, O6 Z* G
9 O. d5 P4 r2 S2 a |