|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 clovep 于 2016-9-2 17:22 编辑 ; `( u' w F- w4 ?/ j P- l+ y
. t5 F/ G: U) g自学PI半年多时间(本身Layout),现在可以完成基础:
% \3 }. T- S- p' ?* H4 i8 ? AC : PDN仿真,DC:IR-drop
0 J7 D2 X& \9 M, m3 i$ X0 K, S& j0 e' p* r; L- t, `/ V$ p1 z! P# U
1.AC仿真中PDN目标阻抗是按照电压波动的百分比(例如:3%)来计算,( v! Z- A5 X9 b( r0 \
DC仿真中IR-Drop也是按照电压波动百分比(3%)来仿真。如果两个都: {, X8 A2 M$ K6 G. C* i9 F+ y8 v4 C
处于临界点3%,那最后的结果为什么不是6%呢?- e" O% _. `1 H( ]; k5 [
2.PCB部分可完成的pnd优化一般是在10K-100M频率范围内,现在做的项目通过仿真发现pnd一般都是在30M之前是满足目标阻抗,30M之后开始超过目标阻抗。
. z# g5 e- J1 h, I1 g 这种状况下电源文波通过测试,还是在要求波动以内。这个截止频率该如何具体量化呢?是需要后续的SSN噪声仿真来确定是否ok吗?
4 u8 S6 y; V0 K% |* h9 b w- h$ `
望高手帮忙解答。不胜感激!& V0 a6 |& g; i% g1 B) s
+ i" B2 W) T W) l3 G4 y
|
|