找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 418|回复: 5
打印 上一主题 下一主题

FPGA外围硬件电路设计

[复制链接]

8

主题

46

帖子

353

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
353
跳转到指定楼层
1#
发表于 2015-12-22 23:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
菜鸟请教个问题,FGPA外围电路设计时,外围芯片怎么跟FPGA链接啊,比如以太网收发器的控制引脚直接接到FPGA的随便哪一个IO上都可以,还是要接到相应的指定的IO上?
4 |0 v, T. o- u" a* }

点评

是指 MII / GMII / RGMII 管腳的安排嗎?例如說……  发表于 2015-12-23 18:35
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

33

主题

4949

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
12225
推荐
发表于 2015-12-24 08:27 | 只看该作者
答案是不能隨便安排的,因為引腳的安排會影響到 FPGA 運行的極度, 甚至有些時鐘相關的引腳也要從  FPGA 特殊的引腳進出。: @/ i1 N! P! s, ?" }4 Z

( s) Q/ j6 S$ B: Q2 a- `  Z感覺樓主是要在 FPGA 上放一個 Ethernet MAC︰9 X" N4 p* Y  l8 G- ?# n  i
  • 如果是自行設計 Ethernet MAC,通常一開始可以選擇讓軟件自動排列引腳,並選擇優化的條件以速度為優先。
  • 如果是用現成別人提供的 IP,通常他們會指定 FPGA 型號及引腳位置。
  • 兩種設計引腳都可以做微調,不管是為了美觀、還是線路佈局(PCB Layout)方便,但前提是要滿足介面運行的速度。
  • 以 10Base-T 的 MII 來說,因為運行的速度慢,如果你的 FPGA 夠快的話,微調的彈性就會較大。1000Base-T 的 RGMII,可能相對限制就較多。
    " L& T+ {4 i- E0 @7 ]; ~3 a; C

) J/ {+ ?/ v) H4 A- X
" X4 E# y0 f  F* X* A5 N1 t2 E4 C- P; x  g# d! c) M( |  z

1 O& i+ w; N8 M
哈士奇是一種連主人都咬的爛狗!

8

主题

46

帖子

353

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
353
2#
 楼主| 发表于 2015-12-23 21:38 | 只看该作者
回复超级狗:就是您说的意思,就是这些类似外围接口收发芯片的控制使能引脚的安排,怎么跟FPGA的IO连接,是随便找个bank的IO连上就可以还是要与指定的IO连接。例如说xilinx a7的FPGA控制RGMII的以太网收发器,收发器的引脚怎么跟FPGA连接

33

主题

4949

帖子

1万

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
12225
4#
发表于 2015-12-24 08:38 | 只看该作者
Xilinx AC701 Ethernet Design Example
; E- P. R+ }) q. D* _, W* o0 M
8 E; A: [! `0 s, _% P有開發板耶~
, x2 E1 ]  V4 |/ D' T1 Z8 _+ v6 J6 n& D/ k7 I/ B
  P! N+ [. \6 m# A2 Q+ l
http://www.xilinx.com/support/documentation/boards_and_kits/ac701/2014_4/xtp223-ac701-ethernet-c-2014-4.pdf
- v& \  t$ M+ t7 S' W# y7 v
3 F6 B) d& G4 h' P* a6 g/ k7 V  x
0 _# Z# z' o* A

点评

好嘞,大概了解了,非常感谢您的帮助!!  详情 回复 发表于 2015-12-24 10:11

评分

参与人数 1威望 +2 收起 理由
chrischouchou + 2

查看全部评分

哈士奇是一種連主人都咬的爛狗!

8

主题

46

帖子

353

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
353
5#
 楼主| 发表于 2015-12-24 10:11 | 只看该作者
超級狗 发表于 2015-12-24 08:38
9 L, m5 I/ m+ \& L6 B. W" A0 R: i( @Xilinx AC701 Ethernet Design Example4 V. [+ n- Q: E& _  s
9 e9 H- v: @9 A' F1 `% Y
有開發板耶~

8 \" [( W+ m$ g; u# J# p1 u好嘞,大概了解了,非常感谢您的帮助!!
- p. J8 X2 q9 \- ~$ L
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-5-26 11:01 , Processed in 0.101477 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表