找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1161|回复: 8
打印 上一主题 下一主题

关于Hspice模型转IBIS模型

[复制链接]

6

主题

84

帖子

-8916

积分

未知游客(0)

积分
-8916
跳转到指定楼层
1#
发表于 2015-11-4 18:28 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我在做IC的IBIS model,目前手里只有一些IP的Hspice和Spice模型,在此想请教各位高手:1. 如何将这些IP的Hspice和Spice转换为IBIS?
- F3 ~1 \6 a" o8 _+ b" I' c- ^- l# s
+ B$ ]2 g/ d0 f2. 我想将各个IP和GPIO的Hspice和Spice转换为IBIS,再根据这些模块的IBIS手工编写一个整个IC的IBIS,此思路是否正确?
+ b9 [& H# n$ V  A5 B8 x' e恳请大家赐教,非常感谢!/ d+ K5 K$ s0 o% {
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

6

主题

84

帖子

-8916

积分

未知游客(0)

积分
-8916
2#
 楼主| 发表于 2015-11-5 14:48 | 只看该作者
请大家多指教!

9

主题

370

帖子

1689

积分

EDA365版主(50)

Rank: 5

积分
1689
3#
发表于 2015-11-5 17:04 | 只看该作者
第一个问题太大了,我回答第二个:芯片的IBIS模型本来就是由好多子模型构成的,所以你可以把各种电平格式的模型放在一起;速率很高的信号,实现起来有点困难

点评

感谢版主赐教!关于这两个问题:1. 我现在想做我们SoC的IBIS model来进行仿真,但是我们没有整个IC的Spice model,只有各个IP的Hspice和Spice。我目前刚刚拿到DDR IP的CMD和DQ两个Hspice model,看了模型里面的描述  详情 回复 发表于 2015-11-5 22:11

3

主题

52

帖子

899

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
899
4#
发表于 2015-11-5 17:08 | 只看该作者
兩種 tool 給你參考:
! M5 }/ M- {2 G! j) J5 y) {1. cadence / ASI 的Tool 名稱叫 : T2B7 q/ F4 z$ d( F0 H8 ~- ]
2. IO methodology 的Tool 名稱叫 : SIMDE

点评

谢谢指教,我用T2B试试看,非常感谢指导!  详情 回复 发表于 2015-11-5 22:14

6

主题

84

帖子

-8916

积分

未知游客(0)

积分
-8916
5#
 楼主| 发表于 2015-11-5 22:11 | 只看该作者
qingdalj 发表于 2015-11-5 17:04
1 ^1 C& s7 q. O第一个问题太大了,我回答第二个:芯片的IBIS模型本来就是由好多子模型构成的,所以你可以把各种电平格式的 ...

6 ]% d6 ?# |$ z$ |! A# H/ N) E7 P感谢版主赐教!关于这两个问题:1. 我现在想做我们SoC的IBIS model来进行仿真,但是我们没有整个IC的Spice model,只有各个IP的Hspice和Spice。我目前刚刚拿到DDR IP的CMD和DQ两个Hspice model,看了模型里面的描述不是很明白,也和IBIS model里面的语法和内容对不上,现在打算将Hspice转换成IBIS model,再通过手工的形式嵌入到SoC的IBIS model里面。如果成功,再将其他GPIO和IP的Spice model依照此方法进行转换。请问这是否可行?
5 I1 }7 p( S- `, k. p4 b4 ~2. 速率最高的应该是DDR了,其余的还有射频部分,但是我想先仿真DDR,USB,MIPI部分的SI和整板的PI,然后再用示波器去实测,进行对比来检查模型精度。
' m! [( {; r* Y( {, u7 D3. 关于封装,已经和同事确认:我们可以从封装厂拿到各个管脚(BGA Ball)的RLC值,请问这个RLC值是否需要和IP Spice里面的RLC值相加后,再填入SoC的IBIS model里面?
, |, B# s" l$ q9 I6 r5 @/ W, v. s  s* C5 ?7 z3 k; [
恳请版主帮忙检查以上思路和方法是否正确,是否还有更好的方法和思路,谢谢赐教!% n# M8 K2 U$ m! e5 A" m

点评

1.IBIS和SPICE的语法本来就不一样,所以才要转换;你要很了解这两个模型的架构和语法才行,不然会出很多错误的;思路可以。 2.DDR速率不高,我说的是那种高速串行信号 3.最好不要相加,把管脚的RLC写入IBIS就行,  详情 回复 发表于 2015-11-7 16:49

6

主题

84

帖子

-8916

积分

未知游客(0)

积分
-8916
6#
 楼主| 发表于 2015-11-5 22:14 | 只看该作者
Head4psi 发表于 2015-11-5 17:08+ V7 {* k2 W% |# O9 w5 ~) N6 \
兩種 tool 給你參考:
. q! X5 z; t) Q1. cadence / ASI 的Tool 名稱叫 : T2B
  M* ^4 j0 g% O5 j9 {2. IO methodology 的Tool 名稱叫 : SIMDE
8 y* U. H- Y9 S+ E8 O6 o/ B
谢谢指教,我用T2B试试看,非常感谢指导!
7 K/ A" W( w6 J. \, H4 j' e6 W

9

主题

370

帖子

1689

积分

EDA365版主(50)

Rank: 5

积分
1689
7#
发表于 2015-11-7 16:49 | 只看该作者
nishiyufrank 发表于 2015-11-5 22:11
' x( g. e+ W. X7 u' f6 U1 j6 t" O感谢版主赐教!关于这两个问题:1. 我现在想做我们SoC的IBIS model来进行仿真,但是我们没有整个IC的Spic ...
; ~; q/ l- W' ~; s& K& C, G
1.IBIS和SPICE的语法本来就不一样,所以才要转换;你要很了解这两个模型的架构和语法才行,不然会出很多错误的;思路可以。
' G% U; ~# H+ M; N+ [( v! i! O; |2.DDR速率不高,我说的是那种高速串行信号1 [  g/ w! l& \8 E# \; \
3.最好不要相加,把管脚的RLC写入IBIS就行,其他的可以转换的时候就带着;这里的RLC应该是串联的关系,相加的话带宽都不一样,影响还是比较大的。, r. ^* L6 u: }( w8 v

点评

谢谢指导,我先用T2B转换模型,再进行整合。感谢您的帮助!  详情 回复 发表于 2015-11-8 22:20
世界上有2种笨鸟,一种是自己刻苦修炼,笨鸟先飞;一种是趴在窝里下个蛋,让下一代先飞

6

主题

84

帖子

-8916

积分

未知游客(0)

积分
-8916
8#
 楼主| 发表于 2015-11-8 22:20 | 只看该作者
qingdalj 发表于 2015-11-7 16:495 i. ~+ P, W# O/ H, ~: p, a3 }
1.IBIS和SPICE的语法本来就不一样,所以才要转换;你要很了解这两个模型的架构和语法才行,不然会出很多 ...
( S- U7 K9 e9 |6 r8 C
谢谢指导,我先用T2B转换模型,再进行整合。感谢您的帮助!
# B: {1 S+ v1 o. j. f

17

主题

339

帖子

276

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
276
9#
发表于 2016-7-25 15:51 | 只看该作者
太厉害了,我都还看不明白
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-1-3 11:08 , Processed in 0.063895 second(s), 39 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表