找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2196|回复: 7
打印 上一主题 下一主题

[仿真讨论] DDR3_CLK差分对测量指标问题

[复制链接]

9

主题

79

帖子

524

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
524
跳转到指定楼层
1#
发表于 2015-10-23 16:30 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 tanghao113 于 2015-10-25 21:00 编辑 - s' R% {, e9 J& d

8 a9 v  x5 b' i0 r! \最近在实际测试时发现对一些指标不了解,测试要求或规范也没说为什么要这么测试,这样就比较苦恼,就像design guide一样,虽然你按他写的设计就基本没问题了,但是你总想问个为什么。我真心希望以后这些规范指南能出个高阶版本,讲明个为什么,当然制定规范高手都是不屑说的,我明白。。。好了,牢骚发完,下面开始问问题,请接招。
# l) q3 K8 A3 N% g3 k: r6 j
0 b9 Z/ ]1 @. T, w' ~; G差分对的测试中有几项不是很明白,就拿DDR3的差分CLK来讲:
; I) p$ i/ p+ }4 K3 o9 p- r: k4 m
1 M% E; K% O& g7 x. v1 e2 B/ Y% ~1、差分信号是在交叉点位置触发的么?但下图又怎么解释,还有个AC,DC电平?0 n. R+ U; G1 M$ d) I6 C
" I3 h; P% P& H4 k! K* z6 P' y7 t
# p# N: [2 I/ ]6 V
2、时序图里面又是从CLK的交叉点开始计算时序,从上图的电平触发角度来看又是差分的AC电平,那到底从哪个电平点开始计算时序?
0 @; ^, E3 V5 @$ s0 p3 W' k ! m7 B! n4 D/ a: F( f; g3 l% i7 u
+ [) u, ^% a! ]( A5 O: @: F# n
3、其单端信号有一个测试指标比较重要,即Crossover Voltage(交叉点电平位置),那么这个指标的重要意义为何?若出现问题可能与什么有关?
# t8 ?1 b( R7 ^/ P* z! w# a
5 k" E6 h3 S0 Z& z7 S% B
4 n/ ]' K) T9 q) V- w- d: ?
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏1 支持!支持! 反对!反对!

1

主题

1499

帖子

5972

积分

EDA365版主(50)

Rank: 5

积分
5972
2#
发表于 2015-10-23 16:50 | 只看该作者
理想的读时序是从交叉点,但你要明白,没有这么完美的方波给你读,数字电路都是读电平的,不像模拟。
8 }0 D% T! I' h6 N6 E实际读时序,建立在AC threshold,保持在DC threshold。
) ^1 `6 H! W7 Q& \# e还有Vih和Vil的持续时间是有要求的,达不到,那么源同步电路无法完成跳变和寄存器锁存。
! s! b6 ~" f$ z这就是原因。cross point偏移会造成时序裕量减少。

点评

我明白,考虑噪声的情况下数字电路必须有一个迟滞比较电路,所以有Vih,Vil 按道理差分时钟的触发电平应该不是交叉点,而是VIHdiff(ac),从其电平定义为2 x (VIH(ac) - Vref)可以看出,正好是单端的两倍。所以我  详情 回复 发表于 2015-10-24 00:03
新年伊始,稳中求胜

9

主题

79

帖子

524

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
524
3#
 楼主| 发表于 2015-10-24 00:03 | 只看该作者
cousins 发表于 2015-10-23 16:50
1 V3 \: V( C" G8 M5 g/ d理想的读时序是从交叉点,但你要明白,没有这么完美的方波给你读,数字电路都是读电平的,不像模拟。% q( f# M1 e) z* c
实际 ...

  T+ ^1 x  p; U我明白,考虑噪声的情况下数字电路必须有一个迟滞比较电路,所以有Vih,Vil" L( Q9 m# ~7 h1 k, f7 }
1 U. E3 }; [% L/ [' |
按道理差分时钟的触发电平应该不是交叉点,而是VIHdiff(ac),从其电平定义为2 x (VIH(ac) - Vref)可以看出,正好是单端的两倍。所以我才有这个疑惑,严格的来讲,应该从时钟的VIHdiff(ac)电平开始算时序。那么规范是为了简化计算还是给直接忽略掉这部分时间了,还是我哪想错了?
( _! [, J# ~6 [+ p1 G$ p% \( s+ z. v8 Z: V5 a/ v3 N. f
* m) w4 M* O0 B9 \0 B

3

主题

52

帖子

899

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
899
4#
发表于 2015-10-24 23:12 | 只看该作者
DDR3 Clock 是差分比較器,差分时钟的交叉点就是就是內部寄存器的時鐘沿,用來鎖存 Addr/Cmd 信號。所以時序以交叉點為基準點來定 Setup/ Hold time。
9 t8 P1 t) Y( P; c, c9 o% Q$ H: ^  {
0 Z4 L+ y: u6 o: Z" F+ c Addr/Cmd 信號是要被鎖存的單端信號,在信號轉態的時候,電平穿過 Vref 後至少要達到 AC 電平後才認可這個信號,這牽連到信號轉態後需要穩定的時間,所以使用 Setup time / tIS 規格。 當信號穩定後且被 Clock 觸取後,信號本身還要維持一段穩定的稱 Hold time,它的電平可以比轉態這種動態電平時略低一點,以 DC 稱呼此規格,它涉及 Hold time,時序規格就用 tIH 。
, [+ F) n4 Y; G- J# d% U& G2 z0 O! O8 \, X; L1 }" c/ G
Crossover Voltage(交叉点电平位置),那么这个指标的重要意义为何?會出现问题 ?
5 g1 C# e5 B4 I$ u VIX 的變化對應到時間軸就是產生 Clock Jitter,影響到時序的容餘。

点评

那么怎么理解差分CLK的VIHdiff(ac)这个电平阈值的意义呢? VIX 的變化對應到時間軸就是產生 Clock Jitter,影響到時序的容餘。 --能否详细讲解一下呢?让您费心了,非常感谢。  详情 回复 发表于 2015-10-25 00:00

9

主题

79

帖子

524

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
524
5#
 楼主| 发表于 2015-10-25 00:00 | 只看该作者
Head4psi 发表于 2015-10-24 23:12
# m+ n3 i; j, m9 {) g! KDDR3 Clock 是差分比較器,差分时钟的交叉点就是就是內部寄存器的時鐘沿,用來鎖存 Addr/Cmd 信號。所以 ...

3 }; q! K  J, y0 K* o/ J( T那么怎么理解差分CLK的VIHdiff(ac)这个电平阈值的意义呢?) H4 @' X, n3 s/ }, s
" R: H; e& m% \
4 b6 P7 o. X. b* b8 \) m
VIX 的變化對應到時間軸就是產生 Clock Jitter,影響到時序的容餘。2 k: e9 Q& K# F3 B0 @
--能否详细讲解一下呢?让您费心了,非常感谢。
7 s: o4 a1 O' T5 s- `5 E4 `2 K0 N7 h  X6 t

点评

參考 JESD79-3E Spec. [attachimg]103716[/attachimg] 就信號本身的要求而言,差分信號就如同單端信號需要通過一定的電平及維持一定的時間, 我們不希望差分信號只通過交叉點一點點就當成是轉態,這很可能只是 Gl  详情 回复 发表于 2015-10-25 14:26

3

主题

52

帖子

899

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
899
6#
发表于 2015-10-25 14:26 | 只看该作者
tanghao113 发表于 2015-10-25 00:001 p* ^6 |: d( [' v
那么怎么理解差分CLK的VIHdiff(ac)这个电平阈值的意义呢?
, p! w/ `* ~* L. x
參考 JESD79-3E Spec.6 P/ J9 U+ B. e7 a5 k% X

, B# L: w: s5 D8 a( L# P! y& W就信號本身的要求而言,差分信號就如同單端信號需要通過一定的電平及維持一定的時間,
/ a* V4 X' @9 N( U+ b! z: L/ N我們不希望差分信號只通過交叉點一點點就當成是轉態,這很可能只是 Glitch。4 j5 f+ A" s6 l3 S, Z+ t
但就時序而言,它就是一個相對的關係,你會想那應該也要用 VIHDiff 點當基準點,這樣才* _$ O4 V3 T' t9 z- P- |, a
是的個認可的信號 (認可的基準點),但是因為這個點的時間是變動的,要定時序規格就會很麻煩,
" S% I8 C4 k! f1 k用交叉點為基準,就非常明確,只要時序餘量把變動因素考慮進來。例如 Derating value。
: H! P+ ]* Z( }6 Y0 j& ]另外,時序中有一個 CLK 與 DQS 的相對規格,你自己找找,也許它是以 CK/CK#的 X point 到9 f+ X! ^9 W* a( I
DQS/DQS# 的 VIHdiff(AC) 為量測點。
! z* ]. Q0 b( U: ]- O+ g* N# B* L( y
Vix 越大情況之一是差分信號的 V+ 與 V-信號的上升/下降沿的斜率差異越大,它可能造成 " Q( Z' H0 `' R' P
Duty cycle distortion,或 clock Jitter。但若保證它每一個周期都是完全一樣的歪斜,那每一個時脈
. K( @6 ]# u# C, }% O: {- [; x的周期還是可以維持一致。然而 Vix 若是太大,其電平對電路的實現可能也會有一些影響,所以訂
4 ^, N# D5 C0 t$ I9 ^0 E一個 VIX規格來限制差分信號正負輸出的 Slew rate 不要有太大的差異。3 ?; p; K6 [! G" {/ R
1 z6 i: v' B7 D+ v, z

点评

解释得很清楚,非常感谢,真的深究起来这里面东西还是很多的。  详情 回复 发表于 2015-10-25 20:54

9

主题

79

帖子

524

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
524
7#
 楼主| 发表于 2015-10-25 20:54 | 只看该作者
Head4psi 发表于 2015-10-25 14:262 M* Z3 a$ i  d1 z
參考 JESD79-3E Spec.# d; }. T" V; \' q9 r" w
" c. C7 u% X. m" ]* E9 f) }. u
就信號本身的要求而言,差分信號就如同單端信號需要通過一定的電平及維持一定的 ...
8 N0 U" w6 ], `9 B% w! ?
解释得很清楚,非常感谢,真的深究起来这里面东西还是很多的。: j5 ^! \, G; W

6

主题

45

帖子

116

积分

二级会员(20)

Rank: 2Rank: 2

积分
116
8#
发表于 2015-11-23 10:54 | 只看该作者
菜鸟学习了   谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-26 15:39 , Processed in 0.083702 second(s), 42 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表