学习了 |
:time: |
1、对于控制器而言,连接到内存颗粒的数据线是通过一个叫PHY的接口实现的,无论PHY跟内存颗粒之间怎么连,我只要保证PHY到控制器的32bit/64bit数据线顺序按照控制器要求排好就行了。 2、同组交换数据线或者非同组交换数据线,这些都取决于PHY的设计,由于PHY集成到了CPU中,也就说取决于CPU的设计了。这里之所以验证没有问题,是因为软件配置已经对应了,如果不改软件,互换一根数据线试试,应该不会正常工作了。 |
3楼正解。不懂8楼是什么意思。 |
涨姿势了 |
一看就不是做硬件的,这类线要根据你ARM机本身的引脚来定义。 |
为了LAYout方便,你按照什么样的顺序存进去就按照什么样的顺序读出来,结果是一样的,Lane组和Lane组之间可以调换,Lane组之内顺序可以调换。 |
3楼正解 |
1. 这种接法是对的,我验证过; 2. 需要同组内才可以交换数据线; 3. 原理是内存的数据线只是存放数据,而CPU是根据CPU的数据线来存取,与内存的数据线顺序无关。 |
这个问题没有人回答啊?还等着学习下呢! |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-27 14:24 , Processed in 0.061329 second(s), 36 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050