本帖最后由 超級狗 于 2013-7-11 11:11 编辑 & e' v5 j: B% i! _: J3 R) U ' @# Q9 u9 u! e- X* I1 C 沒有全部的線路圖,都只是一種說法。 ; @; c( l& P0 X 接的是電池,但是如果有線性充電芯片(Linear Charger)能對其充電,線性充電芯片(Linear Charger)等同於定電流輸出或是輸出電壓可變的 LDO。 也有人說,這樣接是因為鉭質電容漣波電流(Ripple Current)耐受力較低的一種防爆措施,但電路圖也看不出用的是哪種電容。 我之所以給了兩位樓友分數,是很驚訝有人知道 LDO 輸出電容的 ESR 不能太低,踢哀(TI)建議必要時串接一顆小電阻這件事。(高手很多啊~)- Y3 R3 a4 X b0 `5 n- @! Z . _* }: E1 ~$ X) o, E1 s, B* u 信者恆信,不信者恆不信啦!" A k8 \7 M" Y$ `: j9 {! D$ q 之前有人提問,電源設置 RC 線路的目防湧浪或是做延遲?大家的意見和看法也很多。 我只能說,很多問題的答案會和提問的方式有關,就看你信誰囉~. j8 w0 l8 B$ V: M$ } {:soso_e120:} |
这个电阻电容串行在一起,叫做snubber! 防止电源中的高频干扰! EMI! |
踢哀(TI)過期狗糧今日特惠,只要 RMB$99!! L1 t5 i+ J( J ! U7 t( X$ Z) T5 X: ~9 @$ M% p In most of TI’s regulator data sheets, a minimum capacitor value is specified and an ESR vs output current for that output capacitor (and usually another capacitor) is provided. A typical curve for the TPS76050 is shown in Figure 2.* r) U9 \# _. W" d 3 ]2 b# [+ O ] ~/ `7 r5 e |
Fig 2.jpg (81.27 KB, 下载次数: 1)
学习了!!! |
都是高手呀 |
我是这样理解的: 它加上电阻的作用是分开地,模拟和数字的地得分开有0ohm电阻分也有电感分。1 ^: Q. D+ s- O4 j% M 可能画原理的人为了省事,就直接把分离用的电阻加在了去耦电容下面,然后电阻再接地。 |
我看这块像是电源输出端,因为陶瓷电容的ESR很小,人为的加上电阻增加ESR。方便环路设计,使电源输出稳定。 |
应该是保护的吧。假如VBAT电源包含很大功率成分的高频交流分量,那么就在那两个电阻上消耗掉。 |
c:\vbat.bmp |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-27 09:23 , Processed in 0.068213 second(s), 44 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050