找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

这个电路的滤波有什么用1个电容串一个电阻

查看数: 1045 | 评论数: 14 | 收藏 1
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2013-7-5 23:26

正文摘要:

回复

kobeismygod 发表于 2013-7-11 11:43
超級狗 发表于 2013-7-11 11:08
/ W, z/ ]2 `, z沒有全部的線路圖,都只是一種說法。1 X- E. d; w. G0 m1 T2 O3 P) m
3 l; X6 I5 U+ q
接的是電池,但是如果有線性充電芯片(Linear Charger)能對其 ...

5 G) l% `* t+ D8 Y* J{:soso_e183:} 不愧是斑竹,在下佩服!
超級狗 发表于 2013-7-11 11:08
本帖最后由 超級狗 于 2013-7-11 11:11 编辑 & e' v5 j: B% i! _: J3 R) U
kobeismygod 发表于 2013-7-11 10:25
! l  V, C( g& X斑竹,5楼说的这个电容是放在LDO输出端用来相位补偿的,但楼主的这个电容好像是放在VBAT入口的哦。
' @# Q9 u9 u! e- X* I1 C

% S; z  l4 x5 v3 d5 V" L沒有全部的線路圖,都只是一種說法。
9 v7 j% K6 `8 O6 Z; @; c( l& P0 X
接的是電池,但是如果有線性充電芯片(Linear Charger)能對其充電,線性充電芯片(Linear Charger)等同於定電流輸出或是輸出電壓可變的 LDO。
# d; L# S/ F5 c8 X# Z+ @+ k# t
6 F; o" `- ]' D6 C6 t/ N也有人說,這樣接是因為鉭質電容漣波電流(Ripple Current)耐受力較低的一種防爆措施,但電路圖也看不出用的是哪種電容。
0 N. D4 Z# W( X1 l  y
" Y2 E! J9 S- i1 M4 ]我之所以給了兩位樓友分數,是很驚訝有人知道 LDO 輸出電容的 ESR 不能太低,踢哀(TI)建議必要時串接一顆小電阻這件事。(高手很多啊~)- Y3 R3 a4 X  b0 `5 n- @! Z
. _* }: E1 ~$ X) o, E1 s, B* u
信者恆信,不信者恆不信啦!" A  k8 \7 M" Y$ `: j9 {! D$ q

' E; x  i+ P5 O; E- c& @) k之前有人提問,電源設置 RC 線路的目防湧浪或是做延遲?大家的意見和看法也很多。
3 s. @0 u8 Y" Z0 `0 C
: [4 d; f" o" G) [: t; _我只能說,很多問題的答案會和提問的方式有關,就看你信誰囉~. j8 w0 l8 B$ V: M$ }

. R+ u5 Q$ @+ B* k7 j( V{:soso_e120:}
kobeismygod 发表于 2013-7-11 10:25
超級狗 发表于 2013-7-10 14:36
" L+ z1 q: C& l; k4 `1 |踢哀(TI)過期狗糧今日特惠,只要 RMB$99!5 G+ g3 \7 D! X# G4 B

  a5 C4 C' G" a8 A. h! h7 lIn most of TI’s regulator data sheets, a minimum capac ...
# s7 U! b) U; W% a0 I& ~3 x5 S9 w
斑竹,5楼说的这个电容是放在LDO输出端用来相位补偿的,但楼主的这个电容好像是放在VBAT入口的哦。
kaka198510 发表于 2013-7-11 09:51
这个电阻电容串行在一起,叫做snubber! 防止电源中的高频干扰! EMI!
超級狗 发表于 2013-7-10 14:36
踢哀(TI)過期狗糧今日特惠,只要 RMB$99!! L1 t5 i+ J( J
! U7 t( X$ Z) T5 X: ~9 @$ M% p
In most of TI’s regulator data sheets, a minimum capacitor value is specified and an ESR vs output current for that output capacitor (and usually another capacitor) is provided. A typical curve for the TPS76050 is shown in Figure 2.* r) U9 \# _. W" d
3 ]2 b# [+ O  ]  ~/ `7 r5 e

Fig 2.jpg (81.27 KB, 下载次数: 1)

Fig 2.jpg

点评

支持!: 0.0
支持!: 0
  发表于 2013-7-11 21:12
成就一生 发表于 2013-7-10 12:00
学习了!!!
willyeing 发表于 2013-7-10 08:47
都是高手呀
kobeismygod 发表于 2013-7-8 12:59
这个结构的主要作用是增加电容的ESR,是电源的寄生电感和电容不能轻易产生谐振,增加这个小电阻类似于降低了谐振网络的Q值。

评分

参与人数 1贡献 +5 收起 理由
超級狗 + 5 踢哀(TI)的技術文章的確是怎麼講的!

查看全部评分

zjg473 发表于 2013-7-8 12:37
5楼是正解,这个0.1的小电阻是为了增大电容的ESR,如果ESR太小,有可能会引起输出的震荡,一般在电源的输出端。像TI的有些LDO就要求这样设计。

评分

参与人数 1贡献 +5 收起 理由
超級狗 + 5 強!這檔秘密您也知道。

查看全部评分

domore 发表于 2013-7-8 10:13
我是这样理解的:
/ Q/ I; {) i& w( m2 ]; B3 I它加上电阻的作用是分开地,模拟和数字的地得分开有0ohm电阻分也有电感分。1 ^: Q. D+ s- O4 j% M
可能画原理的人为了省事,就直接把分离用的电阻加在了去耦电容下面,然后电阻再接地。
hzp_58 发表于 2013-7-6 11:32
我看这块像是电源输出端,因为陶瓷电容的ESR很小,人为的加上电阻增加ESR。方便环路设计,使电源输出稳定。
James‘ 发表于 2013-7-6 07:11
应该是保护的吧。假如VBAT电源包含很大功率成分的高频交流分量,那么就在那两个电阻上消耗掉。
shirly229 发表于 2013-7-5 23:27
c:\vbat.bmp
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 09:23 , Processed in 0.068213 second(s), 44 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表