找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

请教叠层参数影响大不

查看数: 518 | 评论数: 9 | 收藏 1
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2012-9-6 11:12

正文摘要:

新按样板画了一个BGA封装,4片DDR2的链式结构的板子. * _) b* D& z7 u作板时没有考虑叠层参数,作出来后,发现内存跑266M时都不够稳定,样板是跑400M的,线长,线宽都是按样板约束作的。 5 T) q( Z6 s- h# F5 A5 q$ ...

回复

eeicciee 发表于 2012-9-18 10:42
whydo 发表于 2012-9-18 10:24 - E- l* U1 x% i; S' J! y
重新投板了,期待有好结果

( H  d/ g2 X% f0 h* o* V7 h6 _5 a% _重新投板后的图片也发来看看吧1!!
whydo 发表于 2012-9-18 10:24
重新投板了,期待有好结果
wangjing 发表于 2012-9-7 15:11
还是阻抗的问题,我见过比这长的。不做阻抗肯定是不行的
在水一方@羽球 发表于 2012-9-7 15:07
我说嘛,DDR2的怎么可能走链式结构呢!首先cpu跟DDR确实有点远,不知道那中间的空间你留出来做什么用的!建议稍微靠一靠。其次就是你的阻抗的匹配,EMC的考虑。。
eeicciee 发表于 2012-9-7 14:47
以下是个人看法:
! Y( e6 q# N( p( m6 k1、绕线很漂亮,整齐0 A* \7 ^  ~& D7 V( V
2、性能上不去,因为走线太长了(DDR3和CPU再近一些,DDR3相互之间也可以再近一些)
whydo 发表于 2012-9-7 10:05
是DDR3的片子,我的错
eeicciee 发表于 2012-9-6 21:54
样板的约束是怎么样的???DDR2用链式结构?DDR3才可以用的。' w: b. q! I9 E3 {! P6 g
给你的板子截个图发上来大家看看吧。
newyk8000 发表于 2012-9-6 20:58
做PCB的时候,没有做阻抗要求?阻抗还是有影响的。你可以适当的提高DDR的电压(1.9V),这样时序裕量会大一些。
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-26 21:16 , Processed in 0.064616 second(s), 40 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表