這侽孓譙悴丶 发表于 2018-7-3 20:40 谢谢大神!!$ z3 I0 z- X% C |
本帖最后由 這侽孓譙悴丶 于 2018-7-3 23:09 编辑 5 y c/ U0 Z$ d4 R, z 这不是封装问题,而是结构问题,最好确认清楚,否则到时会出问题的!PCB上得限高区设置,你那个地方画了一块package_keepout,虽然是package keepout,但只是做了限高而已,所以还是可以放器件得,只要器件得实际高度不超过设置值就可以放,package keepout设置的器件限高高度值为57.87mil,但你器件得高度值为132mil,所以你的器件在此区域超高了,就报错了!$ O# ~9 o7 P1 P' U0 n * l% E3 [, [( H ![]() |
记得梦想了吗 发表于 2018-7-3 14:53: }) ~; ]7 w1 B0 r; w3 K$ a6 G2 f, N 好的 |
好像是元件的place_bound_top有重叠,打开这一层看看,而且报错应该有坐标点的,可以看看哪个位置有重叠 |
QQ截图20180703145155.png (4.83 KB, 下载次数: 0)
constraint 中package to place keepout spacing设置的是57.87mil 实际就有132mil.你设置大一点的范围就好了 K6 c5 s/ U @( E7 _$ F% ~, ^1 Q |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2025-5-25 08:37 , Processed in 0.059034 second(s), 37 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050