" ?# @; \( k5 t snubber,一般都要加的吧。没有的话可以加试试。 |
DS 并电容啊 可能会降低效率 但能除尖峰 |
Mark |
可以加LC串联滤波,楼猪可以试一下 |
学习下 |
学习一下 |
yhg-cad 发表于 2018-1-5 12:486 \/ @, f! h" u+ S 杨兄好。 |
yangyuan 发表于 2018-1-4 15:06 在2脚 ,也就是图片的SW的地方加RC电路。比如1R电阻+1uf电容。具体的要根据实际调整效果确定 |
Aubrey 发表于 2018-1-4 14:11; p5 a/ M) \: F6 O. D' Q 版主你好。目前Vsys端虽然纹波大点,但倒没什么大问题。主要是SW这块的峰值电压过高,导致会烧坏芯片,电阻和电感。现在想解决烧坏这个问题。可以在SW这块加LC滤波去解决?0 ]$ a1 e" I7 j* z) h |
在SW的后端加1uF 0.1uF电容 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-22 23:26 , Processed in 0.072043 second(s), 37 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050