找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

Hyperlynx DDR时序模型如何建立

查看数: 419 | 评论数: 7 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2017-12-5 10:31

正文摘要:

最近在学习用Hyperlynx仿真DDR,对时序模型的建立有一些疑问,还请各位指教: $ N) t: M9 a) x: f# i1、如果想自己建立DDR的时序模型,里面的各个参数值怎么设置?看了Mentor的技术文档(比如tACCSkew,tCKDQS, tDQ ...

回复

ccb1325 发表于 2018-5-10 14:58
:lol:lol:lol
sccleo 发表于 2018-4-22 13:24
:):):):):)
宣棠電磁 发表于 2018-4-11 11:22
xingnuolgsx 您好  tACCSkew是來自controller 的  data sheet,tCKDQS是clock跟DQS的skew,是由 tDDKHMH導出,而 tDQSDQ(min) and tDQSDQ(max) 是由 tDDKHDS或tDDKLDS跟 tDDKHDS或tDDKLDX導出,tDH, tDS是DDR flip flop的setup time 跟 hold time,在memory端,JEDEC有統一規定,在controller端就要看各晶片的datasheet。詳細的定義可以看Hyperlynx user guide 第5章 Simulation Results(9.4版以後),若是9.3版以前,請看第12章 Simulating DDRx Memory Interfaces。
332109959 发表于 2018-1-7 17:06
hyperlynx仿真DDRX时 MCP无法加入 需要删除NAND的走线吗
番茄酱_cE557 发表于 2018-1-5 09:11
关注下
superlish 发表于 2017-12-5 15:42
论坛上有相关资料,可以搜索关注下! v  W! h6 n7 H0 F$ }. M; _# m8 t
4 |/ l% ?, J* P: B. \# d! I
https://www.eda365.com/forum.php? ... amp;_dsign=780c4edf4 I9 y$ G# ~5 p' e) n
https://www.eda365.com/forum.php? ... amp;_dsign=7f4ebb63
0 `  g% Q! H. shttps://www.eda365.com/forum.php? ... amp;_dsign=b91e4bb2; v6 f0 d; e6 X2 `# r4 Z* T
GHOST 发表于 2017-12-5 15:28
1、那些参数可以找芯片手册看6 l5 `6 d$ g- a! [. o: j" X+ h
2、hyperlynx 仿DDR有向导的,按步骤就可以了吧,一般可以按默认的
7 @* S' {; P4 O ; a9 {8 y& _  a
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-6 23:30 , Processed in 0.060386 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表