找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

2017年7月24日公益PCB评审报告节选

查看数: 568 | 评论数: 18 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2017-7-25 08:48

正文摘要:

1.  晶体电容尽量不要放末端,出现残端现象.8 o1 |( I1 K8 ? & q* W1 b4 c1 o- |' ]" A* V

回复

pcb 发表于 2017-7-25 15:12
eddiemoon 发表于 2017-7-25 14:39. `) V% \4 b! Q; D: Q0 ?" ]
天线效应是pcb线长波长的20分之一吧,那你说那个电容应该怎么摆放好点呢?

0 J3 f" R  s" d) U1 j摆在晶体前面靠电阻.3 q  I# L! ]! z8 M# U

点评

嗯,摆电阻那里是进一些,走线短,EMI也小。  详情 回复 发表于 2017-7-25 16:30
fengyelyl 发表于 2017-8-18 11:57
EDA365QA 发表于 2017-7-25 08:530 b2 I' p& B9 [1 ^! x
5.  优化布线尽量少走蛇形线.
4 Q3 k; n* ^; f1 ]
不走蛇形线,空间条件有限的情况下差分线等长如何控制?7 D0 n  e8 g& ^4 S% B

点评

pcb
看图片有箭头.  详情 回复 发表于 2017-8-18 13:50
fengyu6117 发表于 2017-11-9 08:55
pcb 发表于 2017-8-18 13:50
fengyelyl 发表于 2017-8-18 11:57
# ?9 s& e4 `9 e$ H% D  e0 U+ ]- e不走蛇形线,空间条件有限的情况下差分线等长如何控制?
: z! Q& @; o6 F$ C
看图片有箭头.
! |4 X+ i! s# e
eddiemoon 发表于 2017-7-25 16:30
pcb 发表于 2017-7-25 15:12
7 P6 X) ^# Z/ L" p' ~  e6 I) g摆在晶体前面靠电阻.
! L" n7 f# H1 [( j5 Q
嗯,摆电阻那里是进一些,走线短,EMI也小。( l  M9 o1 E( o: X" F
eddiemoon 发表于 2017-7-25 14:39
天线效应是pcb线长波长的20分之一吧,那你说那个电容应该怎么摆放好点呢?

点评

pcb
摆在晶体前面靠电阻.  详情 回复 发表于 2017-7-25 15:12
pcb 发表于 2017-7-25 13:15
eddiemoon 发表于 2017-7-25 10:221 ~' l7 X4 K3 |  C3 O
请问什么是残端效应?

5 x( Y0 z% x, r, N2 R' m残端效应就相当于天线.
2 F* r' h% S  a2 B( c
eddiemoon 发表于 2017-7-25 10:22
请问什么是残端效应?
1 R& b2 U* j0 A( ^% n: h( V

点评

pcb
残端效应就相当于天线.[/backcolor]  详情 回复 发表于 2017-7-25 13:15
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-23 22:16 , Processed in 0.066230 second(s), 40 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表