zhuyt05 发表于 2017-7-2 14:06* L: V" \' n( m8 l; o3 v) A 感觉 是你的MOS管的寄生电容导致的,GD,GS都有寄生电容。在你上电瞬间会有一个给电容充电的时间: K/ T/ W j2 k! f* F |
lfc1203 发表于 2017-7-2 10:464 ~9 T' N- o* z6 t& m; E J1一直不给高电平。J2上电,那么理论上J3应该不导通,实际上用示波器测,J3会有个小电压3V,之后消失恢复断开的状态8 J) P1 O1 Z- ? |
meng110928 发表于 2017-6-30 12:575 e" V; S& q7 z# g 使能引脚没有接其他电路,照这个原理图,实际上就是通过电阻下拉到GND! v$ i0 ]: ~5 L# X* z! p5 X6 e4 m* X |
把上拉电阻换小应该有改善,MOS管内部寄生电容太大,充电时间过长 |
解决了吗? |
设计问题,这种电路一般需要加电阻或者电容的 |
Lambor小盧 发表于 2017-7-7 17:47; Y7 c/ D9 z- Y' H 同上 |
你只需要在 MOS 輸出端加上兩顆電容 0.1uF & 47uF 就可以解決 |
顶一下 |
mos导通了 |
建议在J3,16v对地加一10K左右电阻作负载。防止因对地阻抗过高引起的虚电。 |
J1哪里的PWREN 是什么时候处于高电平的,是上电是给还是一直有 |
1楼描述不详细,上电的时候,使能脚是什么状态?使能脚控制IC也刚上电吗? |
坐等答案。 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-23 01:39 , Processed in 0.289889 second(s), 41 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050