找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

差分对自动打孔时,如何合理的设置孔间距?是让中间有铺铜好,还是尽量靠近一些好?

查看数: 264 | 评论数: 10 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2017-5-17 08:55

正文摘要:

差分对自动打孔时,如何合理的设置孔间距?是让中间有铺铜好,还是尽量靠近一些好?求解,谢谢 5 l" \' E% C# P% D6 y5 ?6 T

回复

ms642799785 发表于 2017-5-19 14:43
靠近些,耦合效果会好,如果间距拉大中间铺地铜反而信号会有干扰
tencome 发表于 2017-5-17 14:39
如果芯片模块的两个差分线之间有地线或者电源线的引脚,那就铺地线或者电源线的铜皮。. [4 O& z, c( m$ X3 p
如果芯片模块的两个差分线就靠在一起的,就不要铺铜皮。
melody55555 发表于 2017-5-17 14:09
一般让过孔的间距跟线宽间距相同比较好。
superlish 发表于 2017-5-17 13:08
一般来说按差分要求走,保证阻抗连续就好了,太较真就需要仿真分析了吧
leoyin 发表于 2017-5-17 09:37
如果间距远点,在中间层铺铜时会有铜皮从两孔间穿过;, E$ H0 G* {. r3 V
如果间距近点,就不会有。其中哪种处理比较合理?
leoyin 发表于 2017-5-17 09:35
如果间距远点,在中间层铺铜时会有铜皮从两孔间穿过;
這侽孓譙悴丶 发表于 2017-5-17 09:12
严格来说两差分孔之间是不穿任何信号的,避免干扰,你见过那种高速差分孔所有层做椭圆形禁布或ant-etch的没有,另外,靠近的话其不符合耦合的长度就越短!
leoyin 发表于 2017-5-17 09:07
mggimg 发表于 2017-5-17 09:06
( }3 r. \# q; G8 n1 w9 w* }" p' k尽量靠近一些好
* {+ o' `9 `+ \. M/ m7 f
为什么呢?
  @9 l% s: {; b0 N( s6 i( y2 p3 K$ I% y
mggimg 发表于 2017-5-17 09:06
尽量靠近一些好

点评

为什么呢?  详情 回复 发表于 2017-5-17 09:07
t123654 发表于 2017-5-17 09:00
布差分线时右键选择设置打孔间距
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-9 03:38 , Processed in 0.060246 second(s), 37 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表