靠近些,耦合效果会好,如果间距拉大中间铺地铜反而信号会有干扰 |
如果芯片模块的两个差分线之间有地线或者电源线的引脚,那就铺地线或者电源线的铜皮。. [4 O& z, c( m$ X3 p 如果芯片模块的两个差分线就靠在一起的,就不要铺铜皮。 |
一般让过孔的间距跟线宽间距相同比较好。 |
一般来说按差分要求走,保证阻抗连续就好了,太较真就需要仿真分析了吧 |
如果间距远点,在中间层铺铜时会有铜皮从两孔间穿过;, E$ H0 G* {. r3 V 如果间距近点,就不会有。其中哪种处理比较合理? |
如果间距远点,在中间层铺铜时会有铜皮从两孔间穿过; |
严格来说两差分孔之间是不穿任何信号的,避免干扰,你见过那种高速差分孔所有层做椭圆形禁布或ant-etch的没有,另外,靠近的话其不符合耦合的长度就越短! |
mggimg 发表于 2017-5-17 09:06 为什么呢? |
布差分线时右键选择设置打孔间距 |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2025-4-9 03:38 , Processed in 0.060246 second(s), 37 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050