EDA365电子工程师网

标题: Allegro更改网表,Capture采用back annotate出现问题,求大神指导 [打印本页]

作者: shipaopao    时间: 2016-7-4 08:04
标题: Allegro更改网表,Capture采用back annotate出现问题,求大神指导
本帖最后由 shipaopao 于 2016-7-4 08:09 编辑 ! V( G) }/ Q: L0 O! l9 w" d- I& O
  w; v, U- j$ I6 O5 ^4 k- Z, X! h
allegro中采用Net Logic将一组pin互换net,导出网表,然后capture中采用back annotate。结果capture中的操作是,将封装中的pin位置互换。如何保证原理图中pin位置不换,仅更改pin连接的net呢?& V' O5 J3 B. o: j% @2 B5 d

4 o; [6 |3 E: H4 R  G- E9 s

2.jpg (51.72 KB, 下载次数: 0)

采用back annotate之后原理图封装中pin的顺序互换

采用back annotate之后原理图封装中pin的顺序互换

3.png (22.37 KB, 下载次数: 0)

如何保证封装不变,仅更改net定义呢

如何保证封装不变,仅更改net定义呢

1.jpg (52.16 KB, 下载次数: 0)

最初的封装以及网络定义

最初的封装以及网络定义

作者: 980155498cai    时间: 2016-7-4 09:07
capture不能反标回去到原理图,这样会把part改掉,只能自己对照交换前后的网标去调
作者: 枫子    时间: 2016-7-4 11:24
:)




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2