EDA365电子工程师网

标题: 如何通过PADS调整走线的时延 [打印本页]

作者: Apollo_9    时间: 2016-3-21 17:04
标题: 如何通过PADS调整走线的时延
如何通过PADS调整走线的时延,绕来绕去都是0.219ns,仿真不过,DQ hold time margin 太小不过,哪位大神知道怎么解决
作者: duxiongguang    时间: 2016-3-22 08:07
坐等大神
作者: 阳光下的猫咪    时间: 2016-3-26 11:52
坐等大神
作者: 03155001    时间: 2016-3-29 22:16
setup->layer define
5 U  Q7 f, i7 x' K+ H叠层先设置好
6 e8 K! X  s) {% y. I+ w
, h; A/ f2 F- l2 C: g先学会如何设置叠层,再看延时

2016-03-29_22h18_08.png (24.65 KB, 下载次数: 0)

2016-03-29_22h18_08.png

2016-03-29_22h19_37.png (25.25 KB, 下载次数: 0)

2016-03-29_22h19_37.png

作者: Apollo_9    时间: 2016-3-31 21:11
03155001 发表于 2016-3-29 22:164 q* E( g& c" @$ J" x
setup->layer define   V: l* C% P% T) J
叠层先设置好

3 C6 w8 t6 c( H6 I1 ]# D' v& K这些我都按照供应商提供的阻抗匹配信息设置了。有没有必要所以信号全部等长
$ |! Z* m4 I6 e' @! i9 A" N
作者: 03155001    时间: 2016-4-7 21:49
DDR几啊
作者: Apollo_9    时间: 2016-4-9 14:19
03155001 发表于 2016-4-7 21:496 @+ C: G0 S+ ?8 a  Y
DDR几啊
$ i: Z6 ]: b  t0 y& B; @; z
DDR2
作者: 03155001    时间: 2016-4-11 21:25
DQ,DQS,DQM要等长! N- ~" y4 q# I( C
ADD,CMD,CLK要等长8 E) n% e1 _8 E  U/ Q
差分线内不要超过10mil




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2