找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

RGMII 收发信号各有一根enable 信号, 是否需要与clock 等长

查看数: 2290 | 评论数: 12 | 收藏 1
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2015-10-8 19:46

正文摘要:

本帖最后由 Quantum_ 于 2015-10-8 19:54 编辑 7 t+ v; A" {8 {, I & a& h2 T6 M% P' T+ Q/ y RGMII 有收发信号各一组' g- o' p" F, p- a7 ?/ t" V# V& u RxCLK, RXd0, RXD1,RXD2,RXD3, RXen . J# g3 S: U9 ^ ...

回复

qilinwang66 发表于 2018-6-1 16:10
kevin890505 发表于 2015-10-23 10:08
Quantum_ 发表于 2015-10-8 23:121 Z7 b3 q" |* Y% H" h
谢谢!Kevin
) o9 h/ R# D' a0 b; z7 k$ `% g* [估计是我理解错了。 . o2 e; Z) x0 C% a
1. TRX_CIL  与 其它的enable 功能不太一样。 很多时候Enable 的功能 ...
, N7 h) W& ?! p- k- B; ]
1,是的,双重作用;0 D9 b% d# ^# X5 W
2,原因见下图,收作用RX_CTL is encoded on the rising edge of RXC,RX_ERROR OR RX _DRV is encoded on the falling edge of RXC,发类似,上升下降沿不一样,TXD[0:3],[4:9]就是图上,4根数据线上DDR触发是8位,加上,EN/ERROR就是这么多了,看图;
0 _, \) C9 \3 {- d: Q3,不是你那么算的,RGMII是CK=125M,周期是8ns,DATA=250M,就是4ns,你所有数据上升下降沿都要触发,你把数据中间和CK边沿对齐,那就是数据居中,最理想的是前后各有2ns,然后建立保持时间最少1ns,那么就算数据是最理想的上升下降沿,你也只有1ns的余量可以供你浪。数字时序,不是OK不OK,而是裕量多少,也就是外部干扰了,我还有足够的可靠性可以让设备正常工作,这就是很多PHY的CLK会有个2ns延时的原因,你可以不用绕CLK来保证时序。
: M4 t% a# l2 U那么粗略算以下,一般来说你把上升下降取周期的1/8差不多吧就是1ns,然后信号不理想畸变,那么恶略点你可能只有1000mil的裕量了。然后设计肯定要比理论高,那么就1000mil之内不等长没什么问题,但时序肯定是裕量越大越好,太精确就没什么必要了,在不增加工作量的情况下随意,比如在这里非要做5mil等长,就是闲着蛋疼了,因为这个时序根本不在意那5个ps还是10个ps。拉等长很简单,拉200和25mil都一样的,看你了。
. \4 p% Q+ y4 i: I' O% V
1 h+ X% q$ _& n# P9 G& |. G( U
/ U+ w7 r8 [/ c个人理解,仅供参考. Y4 N4 h* \5 t6 R4 O6 g9 v

111.png (35.48 KB, 下载次数: 0)

111.png
Quantum_ 发表于 2015-10-22 08:47
LX0105 发表于 2015-10-21 14:01
8 J: Y2 S7 a) M8 j, B- `: y走线时每4根为一组另加TX_CLK、TX_EN线走在一起,走同层,等长。如:TXD (0-3)      加   TX_CLK、TX_EN
2 z+ b8 a1 s+ { ...
# Y5 X4 Q2 ?( z" g$ n) n) E
直接说6根一组,如何?9 x( n/ I" Q4 L; T6 I, h
LX0105 发表于 2015-10-21 14:01
走线时每4根为一组另加TX_CLK、TX_EN线走在一起,走同层,等长。如:TXD (0-3)      加   TX_CLK、TX_EN
( Y4 }  v( o' z. B; RXD (0-3)     加   RX_CLK、RX_DV

点评

直接说6根一组,如何?  详情 回复 发表于 2015-10-22 08:47
IterSu 发表于 2015-10-18 19:58
       需要的,2#好厉害!
xd365 发表于 2015-10-17 16:19
网口的信号没那么严
超級狗 发表于 2015-10-14 16:50
SimpliPHY VSC8201 PCB Design and Layout Guide
6 w& W, x$ f4 P+ k( _7 w; }& e, E' Z  l

RGMII PCB Layout.jpg (123.89 KB, 下载次数: 2)

RGMII PCB Layout.jpg
cvntao 发表于 2015-10-14 08:54
bluskly 发表于 2015-10-10 10:58: M8 ?: R2 S8 ~8 W, `1 _
我记得RGMII的clk和data之间 如果在芯片内部没有delay的话,走线好像有一个delay要做的。
% c% t4 q1 z. B! ]: n2 f+ @
长10.25inch,不可能吧
$ R# Y" {3 W- F* M% Q- H

点评

支持!: 5.0
支持!: 5
布拉斯基的 RGMII 跑的是龜速,所以需要這麼長的距離!>_<|||  发表于 2015-10-14 20:17
bluskly 发表于 2015-10-10 10:58
我记得RGMII的clk和data之间 如果在芯片内部没有delay的话,走线好像有一个delay要做的。 2 x7 \: F" X+ Z: V; z' L( F

点评

长10.25inch,不可能吧  详情 回复 发表于 2015-10-14 08:54
xiaowenwu1989 发表于 2015-10-9 11:58
学习了6 m, O3 Q6 P; m& ~- z
Quantum_ 发表于 2015-10-8 23:12
kevin890505 发表于 2015-10-8 21:51/ }/ M7 @  J6 B$ w0 S# \+ U
需要啊,图上很明显看得出来,TRX_CIL和DATA一样,在上升下降沿有不同含义,EN  ERROR,图中的时序的skew很 ...

2 W' ?+ S/ u. b谢谢!Kevin: O" y' K& Q( T6 @9 n3 L
估计是我理解错了。
0 |+ ^2 [; B* C7 y6 b5 @8 U1. TRX_CIL  与 其它的enable 功能不太一样。 很多时候Enable 的功能,和power-good 相似。
8 l; Z( [1 j* z7 ]8 w9 z7 x2. 功能上, 很难理解, enable为何要与clk有时序对应关系。从图上看, 似乎CIL 与data  是同步的跳动。 可是, 传输逻辑是什么呢?TXD(4-9)指的是什么呢?
3 W2 o; h3 R& s( Q% M) b5 \9 J3. 速率上,T-scew is 0.5 ns, T-setup and T-hold are both 1 ns.  按照5600mil/ns stripline. 它们的tolerence就是2800mil. 可是, 芯片供应商及我司的SI 专员给出的要求却是+/-25mill 的等长tolerence。 这算是严格吗?还是浪费时间,精力?7 V& {  W: t) \3 k, s% O) n

; G' p/ X/ p  n谢谢!- G. k/ l1 f* R

6 K+ e1 q: P$ u% ]
/ T' U5 w7 G* F7 S( j9 l; y7 M" ]# t" W

点评

1,是的,双重作用; 2,原因见下图,收作用RX_CTL is encoded on the rising edge of RXC,RX_ERROR OR RX _DRV is encoded on the falling edge of RXC,发类似,上升下降沿不一样,TXD[0:3],[4:9]就是图上,4根数  详情 回复 发表于 2015-10-23 10:08
kevin890505 发表于 2015-10-8 21:51
需要啊,图上很明显看得出来,TRX_CIL和DATA一样,在上升下降沿有不同含义,EN  ERROR,图中的时序的skew很明显不仅指DATA,还包括CIL信号,假设你收到的数据出现连续错误,ERROR信号就有作用了,如果时序不对,很显然就可能出问题。9 I) K3 y# r. l; U8 F" v
但是RGMII这速率,一般来说,不容易出问题,基本这一把线拉出来误差不会太大,超过上千mil再考虑下等长吧,表示从来不做等长,时序刚刚的。当然不做时序补偿(不升等长)的话就要用delay来保证RGMII模式下的DDR时序要求了

点评

谢谢!Kevin 估计是我理解错了。 1. TRX_CIL 与 其它的enable 功能不太一样。 很多时候Enable 的功能,和power-good 相似。 2. 功能上, 很难理解, enable为何要与clk有时序对应关系。从图上看, 似乎CIL 与d  详情 回复 发表于 2015-10-8 23:12
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-27 18:13 , Processed in 0.084387 second(s), 44 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表