kinglangji 发表于 2015-9-5 09:32+ j* L7 R k5 w* A l* c$ R
不太理解版主的意思...是想加查分对内的等长么?还是加整个组的等长?
你那个加法对内可以加上,整个差分对组 ...
mengzhuhao 发表于 2015-9-5 10:21
有时候挺奇怪的
2 \# x1 x" x5 q% G% H1 B
兄弟你在做差分对之间的等长是怎么弄的?
kinglangji 发表于 2015-9-5 10:37
我不太理解你的习惯是怎么设法,不过一般allegro都是直接分组,然后对组设置规则..
mengzhuhao 发表于 2015-9-5 11:11
不是把差分对的等长先设置成匹配组吗?在匹配组内设置等长规则?; f) _, \8 I! L1 f
5 y6 c( g: \( p: e/ e
等长规则可以先拿任意一对差分进行拓 ...
等长匹配.png (79.39 KB, 下载次数: 1)
freeren 发表于 2015-9-6 13:579 l% v9 b0 W$ y) }3 A
在SigXplorer、、、是可以设置等长匹配、线宽间距约束,但等长匹配我一般是在如下图里设置,简单快捷
等长1.png (6.06 KB, 下载次数: 0)
freeren 发表于 2015-9-6 14:37
net:TCLKP,ppr:J7.17:J8.17 此处等长匹配值应由1500mil:15mil修改为0mil:15mil
freeren 发表于 2015-9-6 17:27
1.这些设置是相对的,不是绝对,没有强制要求一致,若TCLKP按你设置1500mil:15mil,TCLKN是基准线,举例,设 ...
freeren 发表于 2015-9-6 14:37
net:TCLKP,ppr:J7.17:J8.17 此处等长匹配值应由1500mil:15mil修改为0mil:15mil
freeren 发表于 2015-9-7 08:54
不算两个规则,只是走线长度,偏差值没有一样而已
freeren 发表于 2015-9-7 08:54
不算两个规则,只是走线长度,偏差值没有一样而已
freeren 发表于 2015-9-7 08:54) r0 j, p+ I1 X% Q/ y
不算两个规则,只是走线长度,偏差值没有一样而已
freeren 发表于 2015-9-7 08:54
不算两个规则,只是走线长度,偏差值没有一样而已
freeren 发表于 2015-9-7 08:54
不算两个规则,只是走线长度,偏差值没有一样而已
mengzhuhao 发表于 2015-9-7 21:45. Q5 q4 f4 M% u; q# K# Y9 K' K
像带着匹配端接电阻的走线 在做等长的时候应该怎么处理?因为这些端接电阻可能不是芯片之间点对点, ...
mengzhuhao 发表于 2015-9-7 21:58
在做等长规则的时候 如何提前快速查看组内的长度关系 以便设置那根 并设置多长是最佳的?
mengzhuhao 发表于 2015-9-8 00:41
这个brd文件 用于测试
freeren 发表于 2015-9-8 10:17
1.端接电阻一般不做等长要求,但如果是intel方案的话,会对DDR 地址线和控制线的端接电阻走线长控制在0~1 ...
freeren 发表于 2015-9-8 10:452 L& V% ^ T* e7 R
你PCB版本,太高,我打不开,转个16.5以下给我,我设置好,发给你看
freeren 发表于 2015-9-8 10:17
1.端接电阻一般不做等长要求,但如果是intel方案的话,会对DDR 地址线和控制线的端接电阻走线长控制在0~1 ...
mengzhuhao 发表于 2015-9-8 00:387 V! S5 ]# u5 x8 u# L) a
例如我在两个排针之间放置2个排阻,间距见图示
PCB.png (9.79 KB, 下载次数: 0)
Sixplorer1.png (33.09 KB, 下载次数: 0)
Sixplorer2_bus.png (98.08 KB, 下载次数: 0)
mengzhuhao 发表于 2015-9-8 11:337 b$ f" ~/ q- R# l( W, F
如果是控制0——100mil,是不是也在规则里面单独设置pin-pin规则?
freeren 发表于 2015-9-8 11:40
是的,一般是加入T点设置
56.29 KB, 下载次数: 6, 下载积分: 威望 -5
freeren 发表于 2015-9-8 15:311 R2 D$ y) @) a, B
附件是我自己弄,设置好,你可以参考下
freeren 发表于 2015-9-8 17:34
1.端接电阻改用单个上拉电阻,排阻会提醒 模型不对;1 f* F! v6 r! h% f! [% D
2.端接电阻连接方式跟你说差不多,有在中间或尾端, ...
freeren 发表于 2015-9-8 17:34
1.端接电阻改用单个上拉电阻,排阻会提醒 模型不对;
2.端接电阻连接方式跟你说差不多,有在中间或尾端, ...
mengzhuhao 发表于 2015-9-8 23:15
看图感觉 J3与J4之间是做了相对延迟规则, J4与电阻之间做了最小最大延迟规则" ]; _! @ ^+ |2 D! B
) Z& O, e0 S1 H0 r0 k
那么J3与J4之间的目 ...
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) | Powered by Discuz! X3.2 |