找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划

PADS VX LOGIC导入ORCAD如何能保证只使用字母编号器件正常?

查看数: 851 | 评论数: 7 | 收藏 0
关灯 | 提示:支持键盘翻页<-左 右->
    组图打开中,请稍候......
发布时间: 2015-5-21 22:08

正文摘要:

PADS VX LOGIC导入ORCAD如何能保证只使用字母编号器件正常? 8 n- P. C6 D  R- }* j( t1 k! B* X* W: V4 a; C* _ 默认的导入情况下,编辑这些器件会发现第一项都是默认打钩的,如果能不打钩?有时候这样 ...

回复

merits2018 发表于 2015-12-10 15:49
你们在哪里下载的PADS VX1 LOGIC  为什么我现在的安装包里面没有  谢谢
mengzhuhao 发表于 2015-5-21 23:04
看来目前唯一的办法就是 第一次导入手动编辑
5 I" T9 D" W4 e+ ^( ?3 k% {  n# ?0 q8 \, X7 `
以后修改原理图再导入 更新到库才貌似可以 没有发现更好的方法了
mengzhuhao 发表于 2015-5-21 22:59
不过目前关于orcad导入后 如何自动去掉打钩 还是不清楚
mengzhuhao 发表于 2015-5-21 22:59
看来还是ECO下修改比较牛逼
% k+ h3 w3 |& m7 U" e% I3 p
! u6 W8 m* [% C- o: h* n只是更改了器件编号,同步就把强制去除了失配问题  否则怎么都更改不了,库更新也不行
! q( f9 p- u& A# l6 h  C# s9 A* n; q# m# {+ [- n5 y
感觉工具本事可能还是存在一些不尽人意的地方
mengzhuhao 发表于 2015-5-21 22:54
有的可以通过ECO方式修改掉 有的目前还存在问题
+ Q  j8 [2 B: O# A0 C2 N1 N; b* F' X
行 6,段 *CHGPART*7 [& {* u' w; @! i" m
TEST_PH1  1653_HD_40X2P_F_L1_0_HD_40X2P_5@HD_40X2P_50_2HOLD_F  1653_HD_40X2P_F_L1_0@HD_40X2P_50_2HOLD_F) X( A+ H% }3 ~, u
* 元器件名称 TEST_PH1. 封装 HD_40X2P_50_2HOLD_F 有端点名称,而相应的元件类型 1653_HD_40X2P_F_L1_0 有管脚映射。
! ~+ h2 x$ c! i' L# {4 ]/ V
mengzhuhao 发表于 2015-5-21 22:40
有时候更改了这个还是会出现一些问题,例如* I8 d' y) S# |- h

) J/ L! K7 a; `* Q1 L. a4 C行 6,段 *CHGPART*
# N; P& ^* t; {$ JRST_COLD1  160_SW-HDK632_SW_EVQ-PF003M_EVQ@SW_EVQ-PF003M  160_SW-HDK632@SW_EVQ-PF003M
+ y, e) S; u' B: w1 _  t* U* 元器件名称 RST_COLD1. 封装 SW_EVQ-PF003M 有端点名称,而相应的元件类型 160_SW-HDK632 有管脚映射。7 d# u8 g0 {4 R# w7 w
5 W! G8 ~5 \7 l
行 7,段 *CHGPART*
( o* V( i+ {2 K# ORST_FULL1  160_SW-HDK632_SW_EVQ-PF003M_EVQ@SW_EVQ-PF003M  160_SW-HDK632@SW_EVQ-PF003M. g9 H: R$ x6 R
* 元器件名称 RST_FULL1. 封装 SW_EVQ-PF003M 有端点名称,而相应的元件类型 160_SW-HDK632 有管脚映射。
. k& S# G/ S( s9 r' _
* I! N0 z9 Q' B; E7 }; A行 8,段 *CHGPART*7 b" |! j  U9 F6 s* N
RST_WARM1  160_SW-HDK632_SW_EVQ-PF003M_EVQ@SW_EVQ-PF003M  160_SW-HDK632@SW_EVQ-PF003M
7 Q5 g0 H/ c" s# q  l# x/ O* 元器件名称 RST_WARM1. 封装 SW_EVQ-PF003M 有端点名称,而相应的元件类型 160_SW-HDK632 有管脚映射。
mengzhuhao 发表于 2015-5-21 22:11
只有重新手动编辑 去掉打钩 才能保证logic与layout同步不失配出错& f  s) Q1 x4 s: O

4 g: r# B( \3 @: W不过简单的手动编辑一些还好 器件多了就感觉恼火
/ u) ^3 N# P4 B1 q! i+ J4 y+ f2 _0 ]9 L' z2 w0 ~5 j
不知道谁清楚怎么处理类似这样的问题,有解决方法吗
关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-24 09:42 , Processed in 0.062351 second(s), 36 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表