sencars 发表于 2015-5-19 16:33 现在的解决方案时,我把SS的电容加大了,也就是启动时间加长了,这样尖峰的纹波是在上升沿的地方,后面就不会有尖峰了。 那现在就是上升沿的地方有尖峰会有什么影响吗?: y7 [1 c5 F. s( U7 B 3 o# B( M2 L9 Y- y- F |
myl593799546 发表于 2015-5-23 01:19 在SW加RC一般是解决非同步BUCK的振铃,他这个过充应该还是从环路解决。 |
之前自己瞎折腾,通过排除法,其实是前面输入12V的原因。输入的12V还供给另外一个地方,不过没接负载也是这样的情况,这个12V是通过MOS管导通,三极管做开关,三极管由IO控制,三极管B极导致的这个情况。B极我用的是分压2V左右打开开关,所以在IO口输出就相当于有了上拉电阻,这就是基于IO口内部如果是OD开关的话是需要这么做的,然后把这个IO口输出改成了OC设计就解决问题了。所以总体的问题就是,这个IO口是OC的,在外面加了上拉电阻导致的尖峰。。。。这是我的总结,目前就是这样解决了,就是不知道我理解的原理有没有错,现在我是这么理解的。。。。哈哈哈!!! |
sencars 发表于 2015-5-20 14:03 楼主解决没有?我今天解决了我的一个电源的过冲问题,在BST和C11之间串联一个10R电阻,如果还有过冲就加大这个电阻,20R,或者加大电容试试,我是通过电阻解决的 |
路过学习下 |
是否与PCB布局布线有关,建议发上图来看看. |
从我们做芯片的角度,layout不是很好 |
fallen 发表于 2015-6-3 13:35 好像我这个修改没有理论依据呀4 ~- n' V% n# }; X1 _ |
BST是自举吧,减缓内部mos开关? |
myl593799546 发表于 2015-6-3 12:37 你领导同意你这样修改?来说说你的原理啥的,让我学习学习5 D9 o6 p/ q# S |
fallen 发表于 2015-5-24 23:32& A& ~$ X0 X( r E! @0 Z 今天就解决了个过冲问题,哈哈 |
还好差不多,大概是, |
是不是可以考虑下芯片的渠道。如果可以,找一个PIN对PIN的其它厂家的芯片试试。; E; ~% n% Y' L9 D. H; G 用TI的电源芯片居多,木有遇到过这样的问题。/ H: \: Z3 L6 g- j' D+ T" ^2 O |
myl593799546 发表于 2015-5-24 18:09% @* d% F6 g/ X6 H, k( D6 K, e 楼主的这个问题,感觉(也就只能猜测)负载变化太大,上电后,负载突然减小很多,造成有个过充。. i K( n2 y- q7 n0 E3 L- ` 环路就看幅频特性和相位增益,一般小公司都没那仪器。只能用土办法,用电子负责测量动态响应。/ s: ?$ e3 H- x' _7 t! \ |
fallen 发表于 2015-5-23 15:58 哦,环路怎么看? |
关于我们|手机版|EDA365 ( 粤ICP备18020198号 )
GMT+8, 2024-11-29 22:37 , Processed in 0.068583 second(s), 45 queries , Gzip On.
地址:深圳市南山区科技生态园2栋A座805 电话:19926409050