|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
此处另开一贴。我突然有点对电容的去耦半径感到迷惑。第一次看到电容去耦半径是在于博士的文章里面。再到后期看到伯格丁的书,发现上面似乎没有提及到这个问题,是伯格丁漏了描写这个问题吗?。自己思考了一下,有了些猜想,希望各位指教一下:0 F. u& Z9 a& O$ M, x
我感觉是这样的:
4 x2 C6 U( `6 k, {2 d首先于博士说:1、电容的退耦原理可以从电容储能角度理解;2、也可以从电源分配网络的阻抗去理解。. I, X) i( Q+ }" l- X6 m/ P
在他提到电容去耦半径的文章中,提及到了噪声源和补偿电流的相位差问题,我想说这是不是基于电容储能角度去理解的,因为在伯格丁的书中,一直是用电源分配网络的阻抗去看问题的,一直没有提及过“补偿电流”这类的问题,如果非要说提及电容位置有关系的章节,只有那节13.24 Location一节。但是那一节提及的是安装电感-扩散电感-电容安装位置的关系。( Y% o0 s. W% A1 d
- Y* ^& Q& x% E( l4 V3 E5 O8 l
所以我的猜想的是:从阻抗角度去理解,根本没有什么电容退耦半径,距离影响的的电容器到chip电源管脚间的总的等效回路电感,也就是三部分电感中的扩散电感,如图1。如果电源planes足够靠近,安装距离几乎没有影响,如图2。+ P, `1 p) T2 M' J8 M& u' R f( U
9 t! y- I/ ]% q" z9 E( D所以,电容退耦半径是隶属于电容储能角度观点下的概念。
9 G8 R7 v. B3 C; o8 f# W4 B; b) u/ I ~; R. F2 `, o0 P
尽管我上面说的都是肯定句,但其实我心里没底,还请各位指教。 |
|