|
, p! w/ `* ~* L. x
參考 JESD79-3E Spec.6 P/ J9 U+ B. e7 a5 k% X
, B# L: w: s5 D8 a( L# P! y& W就信號本身的要求而言,差分信號就如同單端信號需要通過一定的電平及維持一定的時間,
/ a* V4 X' @9 N( U+ b! z: L/ N我們不希望差分信號只通過交叉點一點點就當成是轉態,這很可能只是 Glitch。4 j5 f+ A" s6 l3 S, Z+ t
但就時序而言,它就是一個相對的關係,你會想那應該也要用 VIHDiff 點當基準點,這樣才* _$ O4 V3 T' t9 z- P- |, a
是的個認可的信號 (認可的基準點),但是因為這個點的時間是變動的,要定時序規格就會很麻煩,
" S% I8 C4 k! f1 k用交叉點為基準,就非常明確,只要時序餘量把變動因素考慮進來。例如 Derating value。
: H! P+ ]* Z( }6 Y0 j& ]另外,時序中有一個 CLK 與 DQS 的相對規格,你自己找找,也許它是以 CK/CK#的 X point 到9 f+ X! ^9 W* a( I
DQS/DQS# 的 VIHdiff(AC) 為量測點。
! z* ]. Q0 b( U: ]- O+ g* N# B* L( y
Vix 越大情況之一是差分信號的 V+ 與 V-信號的上升/下降沿的斜率差異越大,它可能造成 " Q( Z' H0 `' R' P
Duty cycle distortion,或 clock Jitter。但若保證它每一個周期都是完全一樣的歪斜,那每一個時脈
. K( @6 ]# u# C, }% O: {- [; x的周期還是可以維持一致。然而 Vix 若是太大,其電平對電路的實現可能也會有一些影響,所以訂
4 ^, N# D5 C0 t$ I9 ^0 E一個 VIX規格來限制差分信號正負輸出的 Slew rate 不要有太大的差異。3 ?; p; K6 [! G" {/ R
1 z6 i: v' B7 D+ v, z
|
|