EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Avnet 2010年1月12举行全球范围的Xilinx研讨会,北京是第一站 xilinx 2010 Xfest课件下载 http://em.avnet.com/sta/home/0,4610,RID%253D0%2526CID%253D56137%2526CCD%253DUSA%2526SID%253D0%2526DID%253DDF2%2526LID%253D0%2526BID%253DDF2%2526CTP%253DSTA,00.html?SUL=XFSUPPORT2010 可以参考一下。 | Track A | Track B | Track C | 8:00 - 9:00 | Registration and Exhibit | 9:00 - 10:15 | 赛灵思Spartan ® -6和Virtex ® -6的供电
' b. E" x5 J/ k4 }(Ye | 赛灵思网络: 10/100/1000到实时系统3 q$ C7 C) R$ V. ~: U
(Ron ) | 基于FPGA的视频设计基础2 S0 l# R$ G6 E7 W, S" P: v
(ZhaoGang) | 10:15 - 10:45 | | 10:45 - 12:00 | 实现DDR3和LPDRAM与赛灵思Spartan ® -6硬件内存控制器的接口# O+ t: l) r7 r) B' e. }5 o
(Bryan/Jessica) | 在采用英特尔®凌动™的系统中实现一个基于FPGA的外设% L! Z3 ^: E) X1 {+ U6 Z; Z
(Ron/Ye MJ) | 利用DSP处理器的赛灵思FPGA协处理( @. B8 D5 V" X! B
(Luc/ZhaoGang) | 12:00 - 1:30 | Lunch and Exhibit | 1:30 - 2:45 | 使用赛灵思Spartan ® -6千兆位收发器和PCIe端点模块进行设计% q% z0 ]0 S. F! p" i% h- z
( Nasser/Li KZ) | 针对用户体验的产品设计
- c, ]% A. i( M8 u2 [+ i. A5 V (Bryan/Cai JL) | 高速时钟:挑战,陷阱及对策. H) O. z0 T) x" D- Z5 a
(Jessica) | 2:45 - 3:15 | Break and Exhibit | 3:15 - 4:30 | 利用赛灵思Virtex ® -6的PCIe 第二代端点模块进行设计
- ?7 E* m# t# z/ m! { (Nasser/Li KZ) | 与真实世界的接口
4 p: f; e, V8 k: u6 K2 M& O (Jim/Cai JL) | 基于FPGA的无线通信系统设计* e3 j! {, U6 o# s! m
(Luc/ZhaoGang) | 4:30 - 4:45 | (Door Prize Drawing - Exhibit Area) | | | |
|