找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 2187|回复: 2
打印 上一主题 下一主题

PowerDC 仿真是提示错误

[复制链接]

1

主题

5

帖子

-8933

积分

未知游客(0)

积分
-8933
跳转到指定楼层
1#
发表于 2013-10-16 17:42 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PowerDC 仿真是提示错误,
6 \/ C$ V: W: @) R6 l
( b* p! O; ^1 s6 i. D* C/ B6 N在check errors/warnings时提示如下warning:. [8 `1 v! n) L3 S: E: K, u
WARNING [Open Net]: Net GND contains two or more disconnected sections.- Y' f/ t, w# P% X+ I1 ^  A  A+ T
请教一下,这可能是什么原因。
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

0

主题

14

帖子

-1万

积分

未知游客(0)

积分
-11935
2#
发表于 2013-10-21 23:46 | 只看该作者
I think you need to check the spd file at high desity connection region for Power and Gnd net plane, $ g" w8 a1 l) F" l1 k5 }  P
because spd file maybe have big clearance on gnd & power plane cause the Open isssue but the layout file is still correct without open issue (or big clearance inner plane layer). please zoom in at high desinty region to check whether power or gnd plane is open issue.  
0 k- q2 n2 U* H! H- C
3 K( t% E; B3 V# _this case is flip chip substrate case right ?

1

主题

5

帖子

-8933

积分

未知游客(0)

积分
-8933
3#
 楼主| 发表于 2013-10-23 11:38 | 只看该作者
thank you,' h0 m2 U1 T! T( G! R/ e6 o
I have corrected it now.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-12-22 21:19 , Processed in 0.056913 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表