|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
、如何将一个原理图中的一部分加到另一张原理图上?3 Y8 E& W) ^. L+ j* l& d' B! ?
答:利用块拷贝。首先将要拷贝的原理图的那部分做成块,用其他文件名存储,然后调入目标原理图利用块读命令。
9 A8 Z( N9 u& T% R二、为何最后生成的制版图与原理图不相符,有一些网络没有连上?2 {5 z3 B+ P& @4 f, l
答:这种情况是很容易发生的,确实原理图上很明显是连上的,最后形成的制版图也与原理图生成的网络表对照过的,没有发现为连上的网络。这种问题出现在原理图上,原理图看上去是连上的,由于画线不符和规范,导致表中他们并未连上,下面是连线属于不规范的连线: p) ^: q. _# h/ m, w& r3 I4 T
c 超过元器件的断点连线;5 O/ _- k/ F) ]/ k# F
c 连线的两部分有重复;
+ B% H. f N3 L$ ^3 kc 在原理图连线时,应尽量做到:7 |; M8 q& M" }; j6 ?- r3 d
1 在元件端点处连线;% [" V4 @% u7 G+ ~5 y7 a
2 元器件连线尽量一线连通,少出现直接将其端点对接上的方法来实现,中间应用细线连接。' {2 T1 P1 u( f" G! P$ u: n7 p
! w9 U0 D* C r三、Schedit的直线有几种类型,他们的用途是什么?1 [9 C( F+ M _
2 h0 H: }7 f# [2 r7 [答:Schedit有四中连线:7 d. {0 r0 U9 r" I( S) x; U5 E$ R
1 Thin Signal 细信号线! c' p! k; F2 X k9 H; |3 k+ ~
2 Thick Signal 粗信号线2 k$ {' G) ?$ M, x& b5 b8 H- n
3 Bus 总线& a# Z& n6 l( O# s- R6 ~
4 Dashed 点划线
; p4 @ b/ ^( w5 B( zc一般来说:Thin Signal(细信号线)最常用,Thick Signal(粗信号线)则多用于大电线或需要加重显示之用,Bus(总线)多用于部线,如数据总线、地址总线、控制总线等,他不表示直接相连, Dashed(点划线)则多用于将原理图某一部分围起来形成一个功能模块,可以用 Dashed(点划线)将他们分开。
2 f0 T1 l2 d* @7 W+ C
& y" }: v) Q+ u( L. s6 y1 ?- O* e: B9 [四、如何加快相同连线的操作速度?
K! q1 v2 N! R- v% ^答:用重复操组命令(Repeat)。改命令用于重复刚刚完成的Palce操作,Palce(布线)的参数为,重复次数6器件名编号跃变量,X方向重复等长,Y方向重复等长。
% {0 g4 X$ ~7 d' D, b1 O
7 n2 S# X8 P; d' @. G5 l五、如何在网络文件中修改网络? P" Z- [$ ]5 x
* }2 u+ c. ?, d- \4 w, Z4 o9 l
六、打印原理图是如何打印标题?
5 p; a# i8 G+ S: I3 q答:执行Schplot主菜单的Option命令,其子命令选择中有Title Block 选项,此项为标题兰开关,选ON将打印标题,反则,选OFF则不打印标题。5 ~9 ~- N* G# r3 m7 f7 K9 O
3 ?. h* r5 E6 X# r1 o$ n
七、是否印制板的每一层都要定制边框?
, Y; l, n' `( d5 j; n答:不必要。在Keep Out Lager(禁止布线区控制层)画一次边框就行了。" [+ f2 ]8 l) m) A1 E/ L
$ Y7 O3 M! }% f4 u* h" D/ ]八、电源层为何不能显示成飞线和自动布线?
* T$ j- F K( q% c9 Q0 m5 V答:再布双面板时,要注意电源和地线网络(一般网络标号为VCC和GND)的设置。如果要在布线时将电源线和地线的飞线显示出来,并且能对他们自动布线,在调入网络表之前应作如下设置:线点取Netlis菜单、在点取Power Planes、最后点取Disconnect Net From Plane电源和地线网络被置空。这样设置后,地线和电源线就与其他信号线进行相同处理,否则将把电源线和地线视为一层,并以连通,并且以后的网络检查也不会检查他们。- a. Q6 R2 ~) N% A- h0 }
( Q ~$ i, z. c1 a# I% i/ J' v
九、生产出的印制板的印图如何才能在印制板的两面都有?
9 O) | ^+ ^4 L* ^答:进行通过设置。
6 p1 a3 T- V& W" c* |" U s5 J4 Z/ k5 q! C
十、制作印制板应注意哪些方面的问题?5 s2 B: Y$ H: b" F
答:1 画线时最好不要画成一段一段的,一条直线最好一直画通。
( O8 j* r D$ `$ n" J! j2 元器件焊盘最好落在网格的交叉点上。 m2 R+ H) j1 Y
3 不用的地方都用地填充,做成网格。# {( J3 v. k+ t U K
4 做成印制版图后,用两种方法核对网络的正确与否,DRC和生成网表再与愿望表对照。
: G/ V7 o( Y/ Q2 G- W; m0 L* v5 印制板元器件摆放均匀,布线均匀,按功能模块分区。
5 u) O& C) a. [# p) p6 F6 地线多走横向,电源线多走纵向。
9 `2 t2 F3 ~) T: @8 f7 地面的走线方向与集成电路方向垂直,以减少短路的机会。
- }$ B. ?+ M+ d4 J; c& E k- J/ U* O7 s, R
十一、设计印制电路板的一般步奏由那些?
8 x2 W4 l% L' ?1 r答:1 首先设计电路原理图。; q$ G- ~6 J9 {
2 原理图无误后,生成网络表。; X0 y8 i% U* n1 \% Y8 A: h8 Z
3 在制版软件中调入网络表。
# Z" e4 Q# ^0 Z+ }) ~+ {4 布局,多为手工布局。5 C! g; M6 `, c. J1 C" O. ~' v9 M0 {
5 预布线。6 G- k+ A/ A: w7 v/ L
6 如布通率较高,则可以往下走,否则返回第四步重新布局。' w, N" {9 k$ Y0 T( S1 _: c# p3 y
7 对一些关键网络进行手工布线(如电源线和地线)。
6 [" j( d% ~0 T6 u+ ]3 O8 一般信号线,利用自动布线。
) O# V' M3 c8 x9 将余下的未布通的线利用手工将其布通。. I9 M* O$ P$ J
10 网络检查,利用DRC功能进行网络检查,然后从印制板反生成网络表,在于原理图生成的网络表对照,如果相等,则此图就基本完成。3 c" A0 D6 {) _( a2 _! G
& `& q* a3 v. |/ j" j4 z
十二、为何网络中的元器件不能完全调入?( v9 |/ [) g* c/ H! x) k
答:网络中的元器件,在印制版图的库中设有定义。如三极管,它的三个管脚在原理图中定义为B、C、E。而在制版设计库中定义成1、2、3。因为他们对照不上,自然调不进来。应采取的办法是将印制板设计库中的元器件修改成与原理图中定义的一致就行了。
5 y' _2 p2 c$ i2 E0 m" w l. H6 J) @# `( j. z
十三、在哪一层放置文字?3 p: U: Q; t+ r- F3 A7 t' K, Z) h. [
答:可在丝印层放置,制作电路板时是印刷文字。如果在元件层放置的话,制作电路板时是腐蚀的铜字!
) l! ~3 H/ n8 J! c4 A, e+ X
% Z6 |* `6 w. S5 S十四、如何将 Protel 电路图转化为图片?" w9 x4 U: q0 D" G9 L) f$ A
答:用WIN自己的图象捕捉功能,键盘上有。- J& D/ b: z# E. j8 H( L
- }! T/ }" H) p2 c8 |; ?
十五、自定义的工具按钮、快捷键保存不下来,怎么办?+ b0 ~( J3 K9 \" m) I5 B- Y
答:如果您用的是Protel98,请把windows文件夹下的CLIENT98.~CS文件的属性由只读改成存档。
7 `0 e; i7 d0 y5 c7 b0 B/ c1 ]. ]3 w" M4 m3 Y5 ^
十六、在Protel 99原理图与印版图中,如何成批修改元件的属性?+ }4 b6 I' {; A5 r% a! s N$ S
答:在元件属性对话框中,按Clobal>>钮,弹出整体编辑对话框,在其中设置。
! u/ A, x- s5 v: @& i8 |' T5 v4 ~5 f& Q8 d
十七、对于带有子件的元件放置时总是出现第一个子件,怎么办?6 o. q+ ~. Q0 `% @" w
答:在元件属性对话框中的Attributee页里的Part栏中设定。4 V n# M5 ^5 b$ f
4 J" b5 n2 j" {5 N6 @6 W十八、可不可以在SCH图上将元件符号的序号写小,象下标?: E, l: ?2 U9 L% m
答:不能。
/ [0 v- e0 ^6 L3 L- v: b! L! W o# Q" {/ x3 o; |, T5 x
十九、在Protel 99原理图与印版图中,如何处理连动元件(如带开关的电位器,调谐电容)
! W2 `9 O8 w! ?答:SCH中用绘图工具条Drawing Tools画上虚线;在PCB中不存在这个问题。, Y8 O2 c9 W1 x: {2 q4 W/ N
$ J1 n6 O; d, h
二十、自动布线是否自动生成过孔
/ t/ O. B+ Y& E6 K答:是
9 o9 ?: O( P& X U& f# k( _
% P5 P6 T2 L1 q( `7 S, t! S; C二十一、PROTEL 98,99等在画sch图时,绝大多数元件(如:电阻、电容、三极管等)都不能选封装号,即footprint选择栏都是NONE Available,按我的理解电阻、电容、三极管等应有常用的封装号可选。
, E0 e3 N+ ?2 n7 S答:绝大多数元件(如:电阻、电容、三极管等)的封装号都必须人工输入,即没有默认的封装(有些有,如555的默认封装为DIP8)。电阻的封AXIAL0.3、AXIAL0.4...,电容的为RB.2/.4、RB.4/.8,二极管的为RAD0.1、RAD0.2...(它们后面的数字越大,表示两脚之间的距离越大),三极管的为TO-3、TO-5、TO-18...。如果不知道元件的具体封装,可进入PCB编辑器,在视窗右边的Browse的下拉菜单中,选Libraries(即库),装好Protel98后,默认的库是ADVPCB.LIB(如无则点击Add/Remove按钮加就是了)。Components(元件)下面文本框中显示的就是不同元件的封装,点击它,可看到其封装外形。
/ K, X' d, K5 B5 a, X, G# W# {5 F8 M" {7 D
二十二、 protel99怎么改同一层所有线段的宽度?- ]" _- I8 J5 p5 g: j1 X
答:任意双击一段,在弹出来的属性窗口里面的global选项里面可以改
6 ]! j- k( B2 `/ X6 R) a
R/ U6 l) M. H) d) ]) M二十三、protel 99的 mil是英制吗?等于多小厘米?3 S6 Y. i8 ]9 g7 V% b+ `
答:可以改为公制的: 1/1000inch, 0.00254CM 6 L# f0 S: W5 V, @+ z! n7 i
# [" k& I3 o: l9 X" z5 v+ z
二十四、库文件里可以查到封装,但是不知道每个封装对应的元件的规格啊像电阻,只是写了axial0.3--axial1.0但是不知道每个封装对应的电阻是怎样的电阻,怎么办?# D2 C$ g0 G7 {4 A5 }& i$ t p. |% n, m
答:footprint即封装,与元件大小,引脚等密切相关的属性,做pcb板时必须预先设好. : 一般1/8电阻用axial_0.3(与protel的版本有关,版本不同可能有差异,可查看相关的pcb : 库文件) : 小电容:rad_0.1,rad_0.2 : 大电容:rb_.2/.4 : 集成电路:dip_n(n为管脚数) : 其他的就不再赘述。6 ?; H( p1 ~' j
: x- Z; q7 N8 O0 H9 i9 H! a. b+ [二十五、请问protel的版本的区别 ! `" A4 C& i0 `' L2 |
答:PROTEL98/99/99SE的操作方式没有什么本质的区别,只是界面和工程文件的管理方式变来变去,介绍PT98/99/99SE的书随便拿一本翻翻就行了。其实,PT98/99/99SE很好学的,如果只是做原理图和印制板,多用几次就熟悉了。5 o8 z! g# i( v- v. H
9 J8 f) |. ~ v
二十六、自动布线的成功率是否100%?
1 y# s6 B* ?& x( }; t( ]答:怎么说呢,除非很简单的板,一般来说自动布线只是第一次布线,需要人工优化的,而且是一定要的,必竟现在的软件在这方面的人工智能还有不少需要改进的地方。我个人一般是先布局,然后自动布,再调整布局,再自动布。最后才进行"大决战"--- 手工布线。; l1 }$ n3 p. x1 l
) R0 n* h$ E w% N3 ~
二十七、在sch里面画了原理图,存盘后关掉,再打开原理图,里面就什么都没有了。到底是怎么回事啊,好象存不下来一样的.
* o9 W2 B" d% ^. C. a; V答:你用的Protel是不是Demo版?我见过一种Protel98的Demo版是不可以存盘的,可能你的问题也一样。建议装一个Crack版。
8 k0 B: m% O1 ^5 }1 l9 `
, c! p; ~) M7 u# g二十八、在Protel for Win中如何指定元件的封装形式?+ O, F- W* y" k0 P1 a4 n
答:1、在Advanced Schematic中指定: c/ r! v4 U( X2 B5 e" G) Y) D
在原理图中修改元件的footprint为所需的PCB库封装名称。然后生成网表,在PCB中先加上需要的封装库,调入网络表时即可同时装入元件。
' H, j* {' E' K$ i- L) ~7 [, k* H 2、在Advanced PCB中指定- j6 K( _6 d h2 d# r' \
在PCB中直接放置需要的元件封装,designator设定为与原理图一致,然后重新调入网络表。
" f' u1 q7 b, I$ W$ Y9 Y6 z s0 H: M: `7 ~$ p
|
|