EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 dzyhym@126.com 于 2015-4-21 11:22 编辑
" o; C: U- r" \ z! V
4 j. O& J3 s8 A2 N基准点、光学点、mrak点放置要求及设计注意事项 + c: `6 j$ q' c5 f' v
U* e4 R2 m5 Q' R; Q' z- L$ S$ z
基准点标记(Fiducial Marks) ---也称之为:基准点、光学点、mrak点等
w' D. o% R4 O
1.基准点标记为装配工艺中的所有步骤提供共同的可测量点。允许装配使用的每个设备精确地定位电路图案。有两种类型的基准点标记:
" `& ~- u% O$ y* D
A. 全局基准点(Global Fiducials)
4 I: g, U8 ^7 x
基准点标记用于在单块板上定位所有电路特征的位置。当一个多重图形电路 3 ~9 |& q! h' c X
以组合板(panel)的形式处理时,全局基准点叫做组合板基准点。
* q" z! t1 `/ L6 \/ N: ~- f
B. 局部基准点(Local Fiducials)
. N$ m4 w+ A8 `1 T, V$ p1 m
用于定位单个元件的基准点标记。
& ?1 G0 S4 k1 p0 Y, k* m
6 P% X4 U8 L" f2 l/ V$ C0 W
要求至少两个全局基准点标记来纠正平移偏移(X 与Y 位置)和旋转偏移(θ位置)。这些点在电路板或组合板上应该位于对角线的相对位置。如果空间有限,则至少用一个基准点来纠正平移偏差(X 与Y 位置)。单个基准点应该位于焊盘图案的范围内,作为中心参考点。
9 f8 L7 H s4 B9 {# k- F: u/ a7 h6 m$ P. @8 H( l& \
2.基准点标记设计规格 表面贴装设备制造商协会(SMEMA)已经将基准点的设计原则标准化。这些原则得到IPC 的支持,由下列事项组成: - ^6 W1 Q! x1 w: a6 ? b
A. 形状 $ e" |1 B' u6 i9 n" R1 c8 w6 m6 o8 ?
最佳的基准点标记是实心圆。 1 P- I' ]# r0 @9 M6 N/ E
7 V/ ?* x3 M0 m; z6 r G2 b* B! j4 q. u5 T; ~. v
4 W# V$ m' U) c4 b6 P
B. 尺寸 0 p0 |( e3 P! {% J
基准点标记最小的直径为1mm[0.040"]。最大直径是3mm[0.120"]。基准点
' c* P: \, T9 j" y v+ t标记不应该在同一块印制板上尺寸变化超过25 微米[0.001"]。
; f! }" F3 @* F9 m' F* O S V% h5 LC. 空旷度(clearance) . I% Z7 q/ ]0 `/ k/ A v$ `
在基准点标记周围,应该有一块没有其它电路特征或标记的空旷面积。空旷 , {+ A: s0 g* v m3 @! k0 V- ?
区的尺寸要等于标记的半径。标记周围首选的空地等于标记的直径。
, y/ O: _& D+ ]$ l
7 x% P: |. o& E+ F3 M5 z. a, B
# {+ \$ i8 w6 w: ~- _; r: kD. 材料 3 J9 T% ~4 H/ f! Q; a e
, q% n+ o/ v+ L" u" C基准点可以是裸铜、由清澈的防氧化涂层保护的裸铜、镀镍或镀锡、或焊锡
$ o/ G% B% I$ A$ b5 v1 u4 G( ]* D+ S5 i& O) \
涂层(热风均匀的);电镀或焊锡涂层的首选厚度为5~10 微米[0.0002~0.0004"]。焊锡涂层不应该超过25 微米[0.001"]。如果使用阻焊(solder mask),不应该覆盖基准点或其空旷区域。应该注意,基准点标记的表面氧化可能降低它的可读性。
8 c2 `! S# a' V! M; K. X: ]7 }! ~. T
E. 平整度(flatness)
% a( j8 K4 W! O% @- i3 g
; M G* ]/ G1 E% t基准点标记的表面平整度应该在15微米[0.0006"]之内。 ) v/ M2 a$ V( `
0 ]" H8 j" r, t$ q" b$ d+ c1 GF. 边缘距离 1 g3 Y+ Q1 u+ v
- h. s. \; m% C; v n! W2 }3 S! G
基准点要距离印制板边缘至少5.0mm[0.200"](SMEMA 的标准传输空隙),并
4 Q- D; }( C# b9 B e) M- n7 e+ m' p2 W1 g. m1 d
满足最小的基准点空旷度要求。 % r* T2 b. g6 k8 I% p! {
) O3 K# D$ V8 VG. 对比度
7 q: w+ ` v" i$ \1 |1 e- o0 a) f+ C+ c8 B# P( J$ q
当基准点标记与印制板的基质材料之间出现高对比度时可达到最佳的性能。将全局或组合板的基准点位于一个三点基于格栅的数据系统中是一个很好的设计。第一个基准点位于0,0 位置。第二和第三个基准点位于正象限中从0,0 点出发的X 与Y 的方向上。全局基准点应该位于那些含有表面贴装以及通孔元件的所有印制板的顶层和底层,因为通孔装配系统也开始利用视觉对准系统。
4 d% c& f% p* v0 d
4 K# N, s( V0 w: U5 [% L1 W& A
$ \& \, J: a7 v所有的密间距元件(pitch≤0.65mm的BGA和pitch≤0.5mm的QFP、QFN、SOP、排插等器件)都应该有两个局部基准点系统设计在该元件焊盘图案内,以保证每次当元件在板上贴装、取下和/或更换时有足够的基准点(局部基准点可以共用)。所有基准点都应该有一个足够大的阻焊(soldermask)开口,以保持光学目标绝对不受阻焊的干扰。如果阻焊在光学目标上,那么一些视觉对中系统可能造成由于目标点的对比度不够而不起作用。
6 e' T+ p5 w- b' _
2 l5 h0 {. ~0 Z* @( S: [! Z) }4 n8 O- I0 ^
" W! e, k& x9 |
对于所有基准点的内层背景必须相同。即,如果实心铜板在基准点下面表层 . j' \9 m# l& Z' J# G0 w
# U0 P. { }+ Z' p0 O* h5 t以下的层面上,所有基准点都必须也是这样。如果基准点下没有铜,那么所有都 2 C8 f- N. X- G% I3 O- J4 e1 ^
* d) l5 |3 d* e
必须没有。基准点周围加保护环, 防止PCB加工过程中光学识别点不平整、不光亮,易脱落。
6 s" i0 a1 c: O" Y, O3 w4 {( g* k% P8 r: K$ b; }, T( O6 D
# @& y& r. s) e. b/ y) C% @1 @" l- o6 L( I
1 I- |" ~# u; s) Q4 g" M: w
: f- }4 y( U( e% G) J
" C7 t/ y0 v* Y- L
9 E9 n2 u& T1 u" h$ w( E
7 O6 I" C, ^ _- E b
|