|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 362912661 于 2015-8-4 09:45 编辑 4 ~0 s7 @1 ~$ r& d& U9 C: z
' x- o4 t# F2 Q7 o5 o
关注论坛培训几个月了,终于在7月成行,从广州赶往深圳参加培训。/ }; l5 i+ M* G2 P6 L
这次培训的主题是HDTV的设计实战,基于TI的ARM+DSP8168芯片,从布局上讲,先外而内的摆放接口器件及电路,然后根据CPU出线确定最小系统的位置。4 C1 a9 W, N; V6 S1 r# I
一、8168板分析0 Y, o% x* F$ o' P3 H5 B, e
1.由于要过CLASS B,表里层不可以走线,中间2层走线不够,所以将第5层抽出来做信号层,从而出现比较奇怪的叠层结构
% A9 _/ b% L7 _8 ]3 G2.双通道DDR3,采用的是fly-by拓扑结构,用眼图实例告诉我,DDR3走fly-by比T型结构更合适,波形更接近方波,信号更加平滑/ U$ w7 q' H+ S: I
3.由于EMC对信号辐射要求很严格,机壳地与电源地不可以直接连在一起,使用高压电容或者1816磁珠,并且外壳地下面不可以有数字地信号(层间耦合走了),必须挖空3 f5 U+ I( O/ f
二、DDR布局布线相关知识点
/ } T/ F) D9 m* H) M: [' D1.VREF属于电平敏感性信号,不是电流敏感性信号
; _5 p2 v, Y. e* Z% c- S2.DDR信号内缩30-40mil(相对于参考平面),防止信号向外辐射
- v1 n/ A, x6 u% J0 z9 h. G3.DDR3一般使用时钟线做target,等长要求一定要参考芯片手册( G* d- t* G/ W" f) Y* i7 J
4.注意看主控,是否支持write leveling ,即读写平衡
) X) a M# B0 h$ l5.阻抗控制一定要连续,不一定要50欧,40、55都可以,应该是保证信号连续不反射
, G E; t* g) u7 C5 } N7 J# C) B6.8168是0.65的球距,一般采用15_8的过孔,保证过孔单边最小距离 4mil,加工无压力
0 }) Z4 k7 D, M三、BGA知识: S6 p! r# c8 O) S
1.BGA过孔塞油
( b' _5 }3 J" ?% B+ K# h9 V2.BGA最外2层直接扇出9 l: q6 x3 R# B0 V/ ?; {$ n
3.叠层的时候,考虑层间间距尽量小,这样可以保证走线尽量细,扇出顺利
: P& l; L* b' Q( @8 z4.BGA器件周围间距3mm(推荐),最大5mm
& r% k% j0 e# o. u5.优先走线层的选定,一般情况下,离那个参考平面近,优先作为参考平面,信号回流- e5 q7 g6 u4 _% K
四、电源知识
/ v" j4 C; F( {) o8 n1.电源是基础,是DDR及高速信号的核心,电源的输入输出GND要连在一起,回路最小原则
+ x+ W3 d) s# D9 l" q$ g) c* p2.电感平面下面不覆铜,防止有涡流产生自激
* W2 j! O4 H, z, @! J3.模拟信号用LDO,没开关噪声,利用散热,把多余的电量散出去7 ]$ t- r3 \5 j" n H6 I
4.背面散热开窗问题,开整窗,不美观易短路,建议开小窗,美观实用4 {7 l9 ~; |! i9 R7 ^- [
5.电源采样电阻的放置问题,这个着重看电流的走向和干扰因素9 H( H$ U( _6 b
五、千兆网络变压器的处理+ T; `4 G. @+ d
使用分离变压器,变压器底下全部挖空
& a0 \0 K \" @, u- I( Q. L7 _1 ?使用集成变压器,管脚以上挖空,LED灯走线,不覆地进去,另外,如果有GND信号,直接拉出来连接上即可' k& y6 \( y1 T3 ]9 }! U& J9 V/ L
另外,我和我同事问了2个问题,由于6月培训,我没有参加,不知道有讲去耦电容的问题,经过杜老师讲解,推荐每个pin脚最好2个,容值相差100倍,每个电源至少一个 。
- g* ]! C7 r9 a) l 后面我问了个关于PCIe的问题,经过几位大师的讲解,回来也翻看了相关知识,才深刻了解到,我们PCIe的做法是有问题的,现在手上又做了一个PCIe的项目,还是老问题,已经克服不了。但是,我已经采用其他的方式解决了,感谢几位大师的耐心解答。
) q! C* }- E5 e$ @3 y 在这里,借这个机会,很希望杜老师可以录一点视频,关于前期画板的准备工作,比如规则设置,叠层设置,BGA扇出评估等理论知识,后面的拉线是基本功问题,个人觉得,做layout都可以克服的,但是没那些理论知识和经验的支撑,做出来的东西质量难以保证。由于我从事的工作不是专业的layout,所以在这方面比较欠缺。
$ X" x9 ]7 M5 a! s( Q+ I$ ^/ d0 n& M# A# l: a
7 U7 O( c5 ^% d$ ~7 e) i
|
|