|
EDA365欢迎您!
您需要 登录 才可以下载或查看,没有帐号?注册
x
阻抗匹配$ _% }4 Z1 l8 ?; K7 {* F' a
9 g* t9 M* f8 r阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了。反之则在传输中有能量损失。在高速PCB设计中,阻抗的匹配与否关系到信号的质量优劣。' ? X) \* `5 h3 f1 J# `, f6 N' x3 S
9 K! E/ X( R9 o0 e. m* q. C
PCB走线什么时候需要做阻抗匹配?) z- ]- L1 g1 M
2 ^# m- h. R* ]) i: `& C, v不主要看频率,而关键是看信号的边沿陡峭程度,即信号的上升/下降时间,一般认为如果信号的上升/下降时间(按10%~90%计)小于6倍导线延时,就是高速信号,必须注意阻抗匹配的问题。导线延时一般取值为150ps/inch。
) W: K* `$ L" a) z+ f$ A% w6 s4 b7 u K# j; `$ F
特征阻抗2 e5 x8 P8 Q8 G- ^# @5 g
( c. g: B- B: S R- C' G信号沿传输线传播过程当中,如果传输线上各处具有一致的信号传播速度,并且单位长度上的电容也一样,那么信号在传播过程中总是看到完全一致的瞬间阻抗。由于在整个传输线上阻抗维持恒定不变,我们给出一个特定的名称,来表示特定的传输线的这种特征或者是特性,称之为该传输线的特征阻抗。特征阻抗是指信号沿传输线传播时,信号看到的瞬间阻抗的值。特征阻抗与PCB导线所在的板层、PCB所用的材质(介电常数)、走线宽度、导线与平面的距离等因素有关,与走线长度无关。特征阻抗可以使用软件计算。高速PCB布线中,一般把数字信号的走线阻抗设计为50欧姆,这是个大约的数字。一般规定同轴电缆基带50欧姆,频带75欧姆,对绞线(差分)为100欧姆。8 G+ Y. O- A" i
9 k* ]+ J* W% X6 A* S# ]) q) c
常见阻抗匹配的方式' g6 u( Y4 ?6 k. q8 _% \" X
9 @6 K- @2 e1 s6 b" q4 Y/ Z
1、串联终端匹配0 r2 }: U1 r3 ^0 v. b( Q
6 ~- H) e3 e: M. y7 \4 O' @
在信号源端阻抗低于传输线特征阻抗的条件下,在信号的源端和传输线之间串接一个电阻R,使源端的输出阻抗与传输线的特征阻抗相匹配,抑制从负载端反射回来的信号发生再次反射。
" Z- N* u( U( ~4 T8 ` @3 a% n' D) \! g, c, E& }
匹配电阻选择原则:匹配电阻值与驱动器的输出阻抗之和等于传输线的特征阻抗。常见的CMOS和TTL驱动器,其输出阻抗会随信号的电平大小变化而变化。因此,对TTL或CMOS电路来说,不可能有十分正确的匹配电阻,只能折中考虑。链状拓扑结构的信号网路不适合使用串联终端匹配,所有的负载必须接到传输线的末端。
! |$ x9 l0 R- D, G( x2 v* Q* T' [7 Y. e& g5 C
串联匹配是最常用的终端匹配方法。它的优点是功耗小,不会给驱动器带来额外的直流负载,也不会在信号和地之间引入额外的阻抗,而且只需要一个电阻元件。! \) R8 W0 ]* ]- O4 j
U. i6 W# E/ v K% H常见应用:一般的CMOS、TTL电路的阻抗匹配。USB信号也采样这种方法做阻抗匹配。3 K7 e- E& S7 b* I
; i- |/ Q0 e! t9 b9 T
2、并联终端匹配
H/ r; v9 i; d. }: i) @ K0 Q0 J, B" h ^
在信号源端阻抗很小的情况下,通过增加并联电阻使负载端输入阻抗与传输线的特征阻抗相匹配,达到消除负载端反射的目的。实现形式分为单电阻和双电阻两种形式。1 h- w. R5 i9 c' G- S
5 H+ M2 q$ x9 O5 S6 `/ a Y匹配电阻选择原则:在芯片的输入阻抗很高的情况下,对单电阻形式来说,负载端的并联电阻值必须与传输线的特征阻抗相近或相等;对双电阻形式来说,每个并联电阻值为传输线特征阻抗的两倍。
8 E, W) z( ^2 X ]* k6 N0 l' \) m8 `+ n, v2 P# e o; Y: X
并联终端匹配优点是简单易行,显而易见的缺点是会带来直流功耗:单电阻方式的直流功耗与信号的占空比紧密相关;双电阻方式则无论信号是高电平还是低电平都有直流功耗,但电流比单电阻方式少一半。
& Z, U' v W4 d/ D8 w B, f+ C0 K
常见应用:以高速信号应用较多。
9 A- O1 f! h# _) [% i5 J, ~! Z
) u0 H1 o% N% _ c$ M0 [(1)DDR、DDR2等SSTL驱动器。采用单电阻形式,并联到VTT(一般为IOVDD的一半)。其中DDR2数据信号的并联匹配电阻是内置在芯片中的。
& t) o# j/ E3 x/ C n4 Y5 o# o$ O* A6 N, ?2 B" [
(2)TMDS等高速串行数据接口。采用单电阻形式,在接收设备端并联到IOVDD,单端阻抗为50欧姆(差分对间为100欧姆)。
# N! L0 e2 f8 p% V( W; i+ Y$ `9 e& y |
|