找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 1074|回复: 2
打印 上一主题 下一主题

版主和其他高手帮忙看下,做cell库时遇到的几个不明白的地方

[复制链接]

50

主题

201

帖子

1647

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1647
跳转到指定楼层
1#
发表于 2008-7-12 20:31 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
一般做cell的顺序是:pads--holes--padstacks--cell
, a: t: Q: X# k6 Q: U6 z5 B) p9 Q1.做pads是最简单的,也不会碰上问题,唯一不理解的地方是为什么有的小框勾上了,而有的没有,勾上的代表什么含义?刚开始我以为没有勾上在做padstacks是就不能选用,但是试验后发觉也是可以使用的。后来注意到最下面的Generate name from properties,这个name是用在哪里的?不是每个pads都会默认产生名字的么?这个properties又是哪个的properties?cell的?9 L& X3 b$ w/ B7 n; F! U! [( P

) ^$ ?' B5 f) L% I& x3 k-------------------------------------------------------------------------------------------------------------------------------------------- a# ?" o; Z: O& s$ O$ H
2.做holes时,type有两种选择,一种是dilled,另一种是punched,从表面上看,这两个都是打孔的意思,但是在这里肯定有着不同的意思,他们之间的区别是什么?在type选项的下方,有这个plated选项,他的表面意思是“镀金”,是否不勾上就意味着这个孔不会被镀铜,也就没有电气连接了?对于那些mounting hole是否就可以不勾上?而对于那些DIP封装上需要用到的hole,一定就要勾上plated?
% ~5 Q# d3 ]# Y: H2 W. p 2 b) j; ?  E) f
----------------------------------------------------------------------------------------------------------------------------------------------# T7 W) u* r8 I. u: D7 P) A% K
3.做padstacks时,困惑的就是有点不知道该选用哪些层。
$ [& v. p' L1 K4 \( |譬如说:对于Pin-Though类型的padstacks,一共有以下可以使用的层:* k% p! W1 f3 I! ]$ ]
mount side- @7 s. j# D* J7 t# d
internal4 h5 Z4 v3 O% C1 V& B
opposite side: U$ v) A5 B; F5 _# {
plane clearance
& f5 p6 P: T" Cplane thermal! a1 T5 I5 @6 f- K, m. X4 {& o1 K/ \
mount side soldermask; z5 m, R3 u& Z& R$ f4 q4 k
opposite side soldermask
. K! _9 t& ^% tmount side solderpaste3 C! a9 _" l7 C! @
opposite side solderpaste6 ?$ j" R. {  L4 ]( g" V
不考虑soldermask和solderpaste,这两个很好搞定。mount side和opposite side也比较容易确定,但是对于internal side,该怎么确定呢?这个好像可以跟mount side一样,也可以不一样。这个确定的原则是什么呢?internal side是不是表示pin在内部走线层的状态?不管在布PCB时使用的是几层板,所有的内部走线层都死使用pin在这层的设置?而internal side跟mount side和opposite side的大小关系该怎么确定呢?. v) @; @0 R2 h- E  w, ~) {
对于plane clearance和plane thermal,说得是pin在电源层的状态。plane clearance是pin在电源层跟电源层没有电气连接,而plane thermal是有电气连接时的连接方式。但是,如果做padstacks时不选用这两层,通过规则的设置应该也是可以达到这样的效果的吧?那这样设置的优点是什么呢?
% c/ c+ i) `: B; x6 M* ^
# O6 {$ {# e6 B0 q; j% V  Q- q% i9 M5 e
8 ~* J( y+ e% \- P, k# V" m6 _4 B; a* A) @) d+ j5 U9 ^
[ 本帖最后由 lofeng 于 2008-7-13 11:13 编辑 ]
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!

36

主题

266

帖子

2090

积分

EDA365特邀版主

Rank: 6Rank: 6

积分
2090
2#
发表于 2008-7-14 14:05 | 只看该作者
建议你在PADS里面做好转进来

50

主题

201

帖子

1647

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1647
3#
 楼主| 发表于 2008-7-14 14:53 | 只看该作者
这是一个可以解决cell问题的方法 在转换时有哪些注意事项呢?
* j; w1 S+ A+ B! ]' |但是这些问题。。。 呵呵
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-10-18 18:28 , Processed in 0.061493 second(s), 35 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表