找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 9|回复: 0
打印 上一主题 下一主题

[PCB] PCB抄板十大常见问题

[复制链接]

551

主题

1470

帖子

3万

积分

EDA365管理团队

Rank: 9Rank: 9Rank: 9Rank: 9Rank: 9

积分
39479
跳转到指定楼层
1#
发表于 2019-10-10 09:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
5 [2 x" k6 e# W/ X

# Q0 f! o( y' P5 C4 L* S! V$ l在PCB抄板的过程中,不可避免的会遇见一些问题,但只要设计者多加注意,就能很好的避免一些问题的发生,接下来,我就给大家列举出在PCB抄板过程中频繁出现的十个问题。
. b$ y: D) D4 {7 y4 ~4 Z
, r- w' _& p  k一.字符放置不合理
) Q+ ^) v8 A* L& d* z7 J
' L, B  @0 |7 w, `" D, u0 ~

    / s. D6 q$ ~+ K/ b$ ]) P9 {
  • 字符盖焊盘SMD焊片,给元件的焊接及印制板的通断测试带来极大的不方便。) c( D+ J* @  t. B8 {, D
  • 字符设计过小,致使丝网印刷艰难,而过大会导致字符互相堆叠,变的难以分辩。' U. b' N3 A, L1 T, ]( Y
# [4 m1 v% t) M( o* D
  h: o! p) y5 o3 c

5 L' r+ Y, d1 j" k3 s二.加工条理界无法阐明
! D: U( |* E; h) S& p0 C8 H8 [7 K2 x) n4 O9 Q

    , @8 R3 v! _: g5 _, O1 s. b' F2 Q
  • 单面板设计在TOP层,若不加阐明就正反做,制出来的板子装上器件也欠缺好的焊接。! ~+ O/ ]7 q) p. J0 u, s4 C
  • 比如一个四层板设计时采用TOP mid1、mid2 bottom四层,但加工时不是按如许的挨次放置,这就要求阐明。% J1 b, I  I  }" w' _5 v* T
: C, g8 D) c* i: @

, v+ k+ o% |* |" u& t( H8 W0 e/ G6 P7 Y7 i" E& w
三.用填充块画焊盘
5 P6 y9 P9 e( Y* v5 Y' Q# l. m1 H( ?' z
在设计线路时,用填充块画焊盘可以经过DRC检查,但加工是不可的,因为此类焊盘不克不及直接生成阻焊数据,在上阻焊剂时,该填充块区域将被阻焊剂掩盖,致使器件焊装艰难。) n, L6 i) P8 b/ ?: |. T8 ?

. T5 A) z# o- d2 N( d2 U$ ^
% @4 m& T# X9 c. i8 m: F四.单面焊盘孔径的设置
9 c* ]" k2 l: C* {3 Q8 m& k
3 L4 J, }4 Y2 @  E; E$ h0 g% r. z

    * Q2 `* T1 ^/ F1 b9 G1 ?
  • 单面焊盘普通的不需要钻孔,若需要钻孔的话,要标注出来,而且其孔径应该设计为零。要是设计了数值,或许在发生钻孔数据时,此地位就呈现了孔的座标,问题也就呈现出来了。4 S& {) s) G4 G' h) [
  • 单面焊盘如果需要钻孔,应该非凡标注出来。+ P3 V& `" c! k. y

& [/ g7 R7 ^# A8 m+ [. M$ S: e
; J* n# }2 g2 A5 a2 f& S+ L

1 M7 B# w4 S2 H! J( P  {' w( ?5 ]五.焊盘的堆叠
% J  W1 f) i. }7 ~" @/ f- I" K% L2 ?2 @+ |

    9 v4 z0 ^4 e% u' s9 X2 \5 p
  • 焊盘(除外表贴焊盘外)的堆叠,就意味着孔的堆叠,在钻孔工序过程中,会由于在一处屡次钻孔而导致钻头断掉,引发孔的毁伤。
    - j. q7 F7 l/ N1 y! d
  • 在多层板中,两个孔堆叠,应当一个孔位为隔离盘,另一孔位为衔接盘,不然绘出底片后会表现为隔离盘,形成报废。
    ' _) u% E' |! J1 A7 o" f

& O+ A, q# ~9 e. q$ U) z# f  r$ c5 u, j
六.图形层的滥用
& V# M- B7 n; V& L& ^& l* L
4 P6 d: j. p2 L2 Z0 G  m
    9 X' X$ g1 R( X) z0 @* y0 M
  • 在一些图形层上做了无用的连线,即四层板却设计了五层以上的线路,会形成曲解。( d2 W1 ~7 m$ e4 ]
  • 设计时图省事,以Protel软件为例对各层都有的线用Board层去画,又用Board层去划标注线,这样在进行光绘数据时,由于未选Board层,漏失落连线而断路,或许会由于选择Board层的标注线而短路,因此设计时坚持图形层的完好和明晰。
    : k# T, g- U4 U8 \# V
  • 违背惯例性设计,如元件面设计在Bottom层,焊接面设计在Top,形成不必要的麻烦。- o1 v/ O2 }: T* A  d
, N! _+ h! ^. B" s5 f' \

7 L4 ?& U5 C4 }2 y, j$ P- E
/ [# Y0 e1 S. U# V七.电地层又是连线又是花焊盘' V3 O9 O2 P5 A; m6 i

0 n# }. O# W; A6 g5 a
由于设计成花焊盘方法的电源,地层与实践印制板上的图像是相反的,一切的连线都是隔离线,这一点设计者应十分清晰。画几组电源或几种地的隔离线时应注意,不要未闭合,以免两组电源短路。
! H) ]% y; B4 P8 N; i. y0 w2 h
7 x& d* _2 [4 S' N$ u

( K  S( q  n7 q  W: u2 [# D! A% M( T' P" b: i
八.设计中的填充块太多或填充块用极细的线填充
& W& g; r3 j* S6 Z) P! q2 t# I7 ], q. I8 V) N
    & z# F# q" r* m% [0 t( v( R/ V
  • 生光绘数据有丧失的景象,光绘数据不完全。3 N1 [3 o) a4 [, C& a/ R
  • 填充块在光绘数据处置时是用线一条一条去画的,因而发生的光绘数据量相当大,添加了数据处置的难度。1 `& h# @, ~6 @3 ~% s( {

3 u: K2 n4 }& |

  j6 \# T2 k& L" `# y" F
9 i6 Q' h2 u/ S3 y% e1 U+ I2 h九.面积网格的间距过小0 `; O3 O! |. S1 }4 e6 C! ~7 V, [, _
% j" m8 g9 r8 n! V
构成大面积网格线同线之间的边缘太小(小于0.3mm),在印制板制造进程中,图转工序在显完影之后轻易发生良多碎膜附着在板子上,形成断线。
8 I- J. d" Q3 k8 D9 m! q3 v/ a/ {$ z- G) ]# f& f
3 y1 l9 z2 p* G4 H% m
0 d# J) @: W, D1 P" F
十.形边框设计的不明白$ V8 b# t/ {' n3 j
8 q, x4 z$ u. a  i
客户在Keep out layer、Board layer、Top over layer等都设计了外形线且这些外形线不重合,造成pcb抄板难判别以哪条外形线为准。
& I. {( p! I3 p" ~
: P, c+ _) W! \& d. P
1 s2 w2 L9 i/ X; S- m. B) X9 v6 y1 r

: f% \5 y' R5 t2 s7 n3 b" `8 f6 D
/ W2 D) U: b% S
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏 支持!支持! 反对!反对!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2024-11-21 21:29 , Processed in 0.064803 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表