找回密码
 注册

QQ登录

只需一步,快速开始

扫一扫,访问微社区

巢课
电巢直播8月计划
查看: 11502|回复: 46
打印 上一主题 下一主题

弱问一下退耦电容的位置

    [复制链接]

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
跳转到指定楼层
1#
发表于 2007-10-29 18:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您!

您需要 登录 才可以下载或查看,没有帐号?注册

x
这样放置应该可以吧?
' a( f$ Z2 P. d/ P8 W0 ?, A* }大家一般如何放置退耦电容的,退耦电容的地端是不是直接与芯片对应管脚的地连接在一起吧?/ T$ Q. M2 Q- |, Q' f

, z, O! R7 ]! |
分享到:  QQ好友和群QQ好友和群 QQ空间QQ空间 腾讯微博腾讯微博 腾讯朋友腾讯朋友 微信微信
收藏收藏7 支持!支持!1 反对!反对!

10

主题

129

帖子

2687

积分

认证会员B类

Rank: 25

积分
2687
推荐
发表于 2014-5-14 16:30 | 只看该作者
在不考虑板厚的前提下这样放置滤波电容确实是布局和布线来说都是节省空间和高效的,但如果一个单板有2-3mm甚至更厚时 这样异面放置滤波电容的实际走线长度至少有140mil 是否还能体现就近原则.所以再板厚比较厚的情况下 是不是同面放置电容更好些呢.

9

主题

231

帖子

468

积分

三级会员(30)

Rank: 3Rank: 3Rank: 3

积分
468
推荐
发表于 2018-4-23 11:56 | 只看该作者
应该参考数据手册吧,一般10uF的电容应放在某个特殊的电源管脚,数据手册会有说明

25

主题

307

帖子

1890

积分

四级会员(40)

Rank: 4Rank: 4Rank: 4Rank: 4

积分
1890
推荐
发表于 2017-12-21 16:41 | 只看该作者
版主,电容竖直摆放,是不是因为它的退耦半径!!

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
2#
 楼主| 发表于 2007-10-29 19:46 | 只看该作者

; y! u5 h% y. J
. Q( ~8 Q+ d% d: }6 w0 ?% O5 a5 V4 L) \
我大概这样布置了一下  n1 s: F# i) v8 S' q! Q" n+ k5 ]1 I
那个最大的是10uf的0 N  }' I2 U' U8 W7 }" A# B
其他的都是0.1uf的电容,每个在就近的对应管脚处
) n$ t2 G. @) l9 h9 }: z5 |  R& V那个10uf在在布局与走线是不是随便放个位置与0.1uf的电容之一连接上就可以了吗?

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
3#
 楼主| 发表于 2007-10-29 20:07 | 只看该作者
在一论坛上看到的:6 q  I1 _, Z$ W# p
【1】  不是。因为你的电源还是从外部引入的,所以要考虑人家的负载能力。
2 I/ y) _& J  }+ n2 w- T: V/ \7 x; a  j+ _0 ?
  电容很大时候,通电瞬间的浪涌可能让电源过载。
" X7 y9 L4 j7 v
1 S6 g. Q  L+ k4 t% T  除此之外,就是成本,空间之类的考虑。
5 R9 H6 e& L$ I) {! ^+ K% }. u/ d3 {
  最重要的是,别让别的工程师笑话,不能上无限多电容。
2 ]& I1 t* V: K0 N
1 t& |3 l6 H. @# I% e7 q! J5 E0 Z: K5 @$ ^/ Q" C
《它这里指的是不是那些有极性的电解电容吧?如果不是电解电容的话是不是就没有这个问题了?》
5 c) N; S  o$ Q+ A; u0 h% l1 a6 @& D: f1 p2 A4 G2 [- v3 k
【2】其实电容放很多意义不大的。
. e0 `; |, P6 u9 }- @  M! t你不可能把电容都集中在一个很小的区域内,之间肯定要导线连接," e4 J" ^9 F2 Z6 s2 A# L, ]1 }
这样一连接,电容的意义就不大了。- ]" D: A) X; f, y: b0 N  b* [4 z
其实只要在靠近芯片电源管脚的地方安置足够容量的电容就差不多了。
, J; Y5 P0 @6 m  z0 p/ h还有就是不要选择同样容量的电容或者是一些电容容量是二、三等倍数关系的。& \. x" F( [/ s$ x+ i5 v
选择一些0.1uF的,一些0.01uF的,一些0.001uF的搭配着放效果会好些。: Z' `( O9 |( ~1 T! ~4 j' P
/ ]0 M1 x, B: j8 Z% a- O
《我的理解是选一个大电容和一个小电容搭配的原因是,大电容有寄生电感效应,当频率较高的时候就类似一个大电阻,这些高频的信号就无法谢放,所以加个滤高频的小电容;但是这个大电容一般多指那些电解性质的电容吧?如果是具有非寄生电感的是不是就没这问题了?》8 m# d- v) O) T9 [

* k; C* @+ y& K2 ^【3】那么如何合理的确定板上的电容值呢?8 r7 y3 o  B9 M% D$ {5 e: n
如果将选取的容值定为10u、0.1u、0.01u,
! c  q, S% d0 S1 U每种应该使用的个数应该怎么确定呢?
1 g' h5 k) h9 v  ?9 G. f% a/ p3 c( o
9 }1 z5 d" z( [8 n, g看要多高的要求了
3 a0 \9 {  O% v4 |精密电路的话要分析抑制那些频率,然后再选容值% u0 j3 O4 ~/ ]( A4 P' r8 R' p
7 r6 B7 {& w4 H5 L: \- Q- m/ [5 ], \
《你说这个怎分析?是通过电源完整性仿真出来的效果吗?》
Allen 该用户已被删除
4#
发表于 2007-10-30 08:51 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
5#
 楼主| 发表于 2007-10-30 08:59 | 只看该作者
原帖由 allen 于 2007-10-30 08:51 发表
0 u7 o+ M$ E( U你第二张图存在的问题:
" }& V; w' {% U  t, ]6 }7 x(1)你的几个小电容应该旋转180度。
% a1 a! g7 [: y- n(2)大电容最佳方向是竖起来放置。
% f+ i7 o; Q9 G做了个类似的图,供你参考,图中黄色网络为电源:
. n3 v4 q) n' s6 g% v692
多谢!像图中的下方 以后多个电容 那样放置是不是就不能达到最近原则了?
Allen 该用户已被删除
6#
发表于 2007-10-30 09:15 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
7#
 楼主| 发表于 2007-10-30 17:21 | 只看该作者
原帖由 allen 于 2007-10-30 09:15 发表 # X  N; a; K6 S) Z9 B
你图下方的电容布局比图左边的电容布局强多了,下方的电容布局能得90分,对付一般的高速板是不会有问题的,只是从精益求精的角度来说,你摆成我那样的就能得99分。
/ `( h7 J/ c% t. c9 g( v& l但值得注意的是我铺的那块铜皮,有些情况下, ...

9 T0 U0 [& K& H# {4 {我按照你的说法来布置了; j- z8 f3 y, B' A2 x
但是为了尽量靠近管脚处
; u% L% V" F0 E6 p) z9 e- R我只能然退耦电容交互着错开摆放,见附图; w' Y1 X# V1 G/ e
对地与电源的via暂时未画,我一般是先大概走完旁边的线然后再打这些via,这样的步骤应该没什么大问题吧?" A; e3 z5 m$ @- i1 k
请再指点

Snap1.jpg (215.68 KB, 下载次数: 26)

Snap1.jpg

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
8#
 楼主| 发表于 2007-10-30 20:20 | 只看该作者
为了看的清楚% H$ G  D7 @0 M% O! a
我关闭了top显示  欢迎讨论

222.JPG (101.47 KB, 下载次数: 27)

222.JPG
Allen 该用户已被删除
9#
发表于 2007-10-30 20:33 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
10#
 楼主| 发表于 2007-10-30 21:01 | 只看该作者
原帖由 allen 于 2007-10-30 20:33 发表 2 j& d. k- _4 b, {: P5 K
如果你的电容很多,你可以直接把两个一起并起来放置,放在孔的两边就行。
本人愚 能给一个图示吗 可能更好理解
Allen 该用户已被删除
11#
发表于 2007-10-30 21:41 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
12#
 楼主| 发表于 2007-10-30 21:43 | 只看该作者
原帖由 allen 于 2007-10-30 21:41 发表
$ w3 x  K( H5 P不好意思,我看错了,我以为你一个PIN要放2个电容。你的图没有什么问题,不过你也可以摆成下图这样:
3 a8 M; \' n+ X7 t2 ?, F" n) P0 E8 W) X: r
709
看上去比我的要好啊!!!
: O. P' r6 M' G) ^- F/ G! C8 ^- ^/ e9 H' Q9 U
强一个字
zqy610710 该用户已被删除
13#
发表于 2007-11-1 11:14 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

604

主题

2859

帖子

1万

积分

EDA365版主(50)

Rank: 5

积分
13638
14#
 楼主| 发表于 2007-11-1 17:16 | 只看该作者
原帖由 zqy610710 于 2007-11-1 11:14 发表 , J, A5 z2 v, I8 _5 `% T
应该先把地、电的靠那个打上再走线,如果你的线比较多的话,就没有地方打孔了,而且即使有地方打孔,到时也要调好多线,反而会浪费时间和精力。
多谢指点!

0

主题

12

帖子

-1万

积分

未知游客(0)

积分
-11998
15#
发表于 2007-11-2 09:41 | 只看该作者
vcc- pin -gnd 的环路面积要小
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

巢课

技术风云榜

关于我们|手机版|EDA365 ( 粤ICP备18020198号 )

GMT+8, 2025-4-11 13:33 , Processed in 0.075481 second(s), 42 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表