EDA365电子工程师网
标题:
有经验的分享DDR这样的叠层走线可以跑多高的速率是安全的?
[打印本页]
作者:
zhangjunxuan21
时间:
2014-7-25 18:46
标题:
有经验的分享DDR这样的叠层走线可以跑多高的速率是安全的?
附件为6层DDR方案,有经验的分享这样的叠层走线可以跑多高的速率是安全的?
1 ^& ?3 ]4 \$ M) S: g
TOP GND SIG1 SIG2 VCC BOT
9 u7 \7 R9 m. j) ]3 I! v4 Y
TOP参考GND SIG1参考GND SIG2参考VCC BOT参考VCC
( B$ p0 J- k0 _/ O( m; V: D a
问题1:SIG1 SIG2临层 虽然可以用加厚介质隔开,高密度走线难免会有一些个别的相邻层平行走线,多高的速率下会互相干扰
9 w: K; L _" s: H
问题2:SIG2参考VCC BOT参考VCC 难免会出现数据线参考VCC这个情况,多高的速率下会干扰(因为DDR3的布局布线建议数据线参考GND)
& K5 Q0 X/ i! c% I R9 ?8 V
评估这个方案DDR的方案.pdf
2014-7-25 18:39 上传
点击文件名下载附件
下载积分: 威望 -5
1.89 MB, 下载次数: 118, 下载积分: 威望 -5
1
作者:
chinest2010
时间:
2014-8-5 07:05
我只看过一些信号完整性和电源完整性的理论,你这个板子的3、4层的叠层设计会不会出现信号完整性和电源完整性的问题哟?
作者:
lqmcu
时间:
2014-8-5 11:33
刚学习信号完整性,不是太懂,高手快来帮忙解答下吧
作者:
荒村战士
时间:
2015-9-26 10:22
期待高手解答,学习学习。留个足迹,方便后续学习。
欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/)
Powered by Discuz! X3.2