EDA365电子工程师网

标题: 在蛇形走线时显示如下,求指教 [打印本页]

作者: 沙漠风铃    时间: 2014-5-8 09:31
标题: 在蛇形走线时显示如下,求指教
我在做总线等长的过程,显示老是报警,不能显示绿色(通过)具体见下图:

Catch29A6.jpg (79.19 KB, 下载次数: 4)

Catch29A6.jpg

作者: kevin890505    时间: 2014-5-8 10:18
说明你这个线同时处于几个约束中,还有其他的未满足   你看下这个网络的拓扑就清楚了
作者: 沙漠风铃    时间: 2014-5-8 10:21
kevin890505 发表于 2014-5-8 10:18
, b$ k% Z3 p9 z: Y* m说明你这个线同时处于几个约束中,还有其他的未满足   你看下这个网络的拓扑就清楚了
2 B1 `, @3 ]0 J8 m6 c
我已经设置了target,那这-281和+402.857是分别什么意思?
作者: kevin890505    时间: 2014-5-8 12:44
这个你看你的约束  ' @) q4 Q1 C: y  x) {( T5 o6 L
你是等长的话存在一情况,就是对于多个内存(例如),U1是CPU,信号依次到U2,U3,U4。那么你调整U1-U2的这一截线的时候,由于这一截线同事又属于U1-U3,U1-U4,所以即使你U1-U2的等长满足了,后两个也不一定满足,故而就出现你这中情况,当然了如果你没设置pinpair,有时候,由于线上的匹配电阻,上下拉,电容等造成有分支,这时候, 软件就无法判断你的等长到底是哪一截分支线,也会出现这种情况。6 b* ^9 q" d2 L! F; @( v
你自己看下你的网络,有没有分支,有没有同时属于多个约束,打开约束管理器,打开延时的DRC,然后看下DRC说明,就可以了,很好弄的。
作者: yjj19870912    时间: 2014-5-15 00:34
这个最好的办法是你依据拓扑来进行规则设置,例如CPU-U1-U2-U3,采用PINPAIR的方式来建立规则,先绕CPU-U1,全部变绿以后,绕CPU-U2,依次进行。因为前后相互影响,这样的做法不会出现混乱的情况。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2