EDA365电子工程师网

标题: 麻烦各位再耐心答疑一下吧~问题有点多p>_<q [打印本页]

作者: ccjljy    时间: 2013-10-29 20:28
标题: 麻烦各位再耐心答疑一下吧~问题有点多p>_<q
下面的这些问题都是基于EE2005来说的
4 T- ^' R3 o8 O8 P1、怎么导出走线的长度呢?(公司只用netclass进行约束控制,不用ces)
4 b8 Z* F: ]. Z8 K$ n2、怎么导出一个pcb上的参数设置(约束规则,层叠设置等)" ~: C$ T5 {6 T* A! k5 J6 b
3、怎么导出一个pcb的布局给另一个板子用呢?  z' w; l; l5 y) j7 X
4、以前一直用allegro的。今天才知道因为EE走线的网络是不能改变的,所以对于fpga,就只有将走线由外围电路往FPGA方向引,如果是先做了BGA FANOUT后面换了pin后走线是不能用的,是这样的吗?* X6 R% g5 v  h! J* V
6 d' {; ?$ c$ q! G0 p) K" h
对这个软件用的不熟,可能有的问题描述得不是很清楚,麻烦大师们耐心看一下,谢谢!!!
作者: hardy    时间: 2013-10-31 11:25
1 在output里面选择report writer,选择Electrical Route Data,选择 File > Report > Open Report,选择elecnet.rpr或者是timeflt.rpr
; @0 d) C* m( }/ D% c- `; l2在ces里面可以打开stackup editor 然后file print. p- L1 X9 |; \) U; u9 N# ~6 F
3在editor 下选择cmc,复用就可以了
5 s5 y& M2 R6 x4走线网络可以变,不过这个网络的线需要是浮动的,选择你想改变网络的线,打开route/ASSIGN NET NAME然后选择你要的网络apply就可以了
作者: ccjljy    时间: 2013-10-31 22:12
本帖最后由 ccjljy 于 2013-10-31 22:27 编辑 5 _3 _3 _! V; a
hardy 发表于 2013-10-31 11:25) G' O! {# D) y2 z5 G( }6 v
1 在output里面选择report writer,选择Electrical Route Data,选择 File > Report > Open Report,选择el ...
% F) o9 T' s8 M1 }7 b# c

3 w5 E/ k* t" Y) ]8 A谢啦~!先试试
4 U0 S$ k1 Y5 o- L0 s
  d* X6 {- m  ?& @5 v( Z( t4 @刚开始转EE的时候很不习惯,现在越来越觉得,没有笨的软件,只有笨的方法{:soso_e100:} 1 x7 ~6 {* G: T3 R: a, z) g





欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2