EDA365电子工程师网

标题: 新人求助:DDR2可以使用菊花链拓扑结构吗? [打印本页]

作者: Yu_Shuang    时间: 2013-10-14 10:23
标题: 新人求助:DDR2可以使用菊花链拓扑结构吗?
本帖最后由 Yu_Shuang 于 2013-10-14 10:36 编辑 3 W% Z8 ]3 n/ p* \1 e7 O& A. ]0 \
4 l/ H1 R0 U) i" W; L
我在布一块ddr2的板子,+ E* G; Y. `( O# t) J) I$ o
; _/ @! p7 E$ ~  Y7 o8 l# ~  l
在论坛里面的PCB布线 冠军选手作品中, 他用的菊花链拓扑,ddr3.
, N0 C1 b' Z, P" l8 @
+ f1 J! ?3 c; @5 h" W( [它的布局跟我手里的这块板子一样的,不同之处是ddr和bga都不同,
: Z$ S. H& E8 Q, N& V1 h3 x
0 y% @# d5 e7 F冠军选手:4片ddr3
* G5 T; C' G2 u* J0 h. s/ g7 x 2 k$ w. M; H1 S* Q

; Z2 S- Z: V9 k& W  a# Y  J. }3 k' ]我的板子: 4片DDR2
1 z* v% s- J9 z9 E! J + C6 I$ Y% D4 [/ Z. O: q3 y' |, i
6 j9 N- h1 C( G, U, t. U. T

- R8 N- g) z, c3 K" j- t% s我现在做的这块板子是参考一块成品来做的,就是网上卖的开发板,它的布局就是这么布置的,因为已经量产,所以肯定是可行的。但是我看不到它的布线方案,也不知道它ddr这块的拓扑结构是什么。
: M' [  J2 b, o( d/ {8 i$ T
2 j! k. Y: `' \2 o* O. T: E6 \所以我这段时间一直在学习这个冠军选手的布线,预布通了一部分,就像上面贴出来这样子。- y' Y+ Y- x! S2 q! U2 S* U, B

+ i5 [! O1 z9 n1 ]; K7 V9 z  }但是我不知道方向是否正确。2 {  r$ X/ \4 F

& y6 J+ y+ C8 f4 O% a- P3 W我的问题是:ddr2的可以用这种菊花链布局吗?有人告诉我说不可以。ddr3才可以。所以请大神指点。
! c0 N+ U) v4 l" ^; S2 V1 ~) k我的原理图和pcb布局,完全是按照这个开发板来的,可以说一点不差
) A4 _9 ?& J; ^0 t% P+ @2 W; R* C/ y% z
我后面打算用开发板配套的操作系统和底板来测试我这块核心板。
* W$ P4 `3 j+ n- f9 r& m6 L: e- B如果布线方案不同的话,会不会影响后面的操作系统呢。
3 i$ k7 @' g/ x) I& W$ I比如说:开板板采用的星型拓扑,我这里采用菊花链拓扑,那我这块板还能用开发板配套的东西了吗?3 Z, W* F$ t1 T+ r) c
. R0 }( }# v6 ]7 Y' Z
我这种布局方式,如果要采用远端星型拓扑,应该在怎么办??方案是不是下面我预想的这样子?大神能给我指导一下布线的方向吗?
4 ~6 k6 X/ }. z6 E& K* F: g 2 d; }7 S! U9 F
1 D( E$ i6 Q3 ~3 R% ]

作者: Wang200808    时间: 2013-10-14 17:41
你的想法是对的。ddr2都必须要设计这种走法,ddr3可以用串推方式。你用的是32位的ddr吧。! I9 E& m% g) y* ^5 V" Z4 l# W
从你给的截图来看,你的布局还是很有问题的。简单给你个建议。如下图。还有问题找我:QQ19566386

124QQ.jpg (378.04 KB, 下载次数: 7)

124QQ.jpg

作者: 匿名    时间: 2013-10-14 17:52
还没有设计好[tthread=vdpfdhH, 秀去楞]http://app.qlogo.cn/mbloghead/c1d444831925b130daea[/tthread]
作者: 匿名    时间: 2013-10-14 17:52
老于,你6层板什么时间才完工的啊,在神些,帮帮他 [tthread=vdpfdhH, 秀去楞]http://app.qlogo.cn/mbloghead/c1d444831925b130daea[/tthread]
作者: Yu_Shuang    时间: 2013-10-15 17:41
游客 .x 发表于 2013-10-14 17:52
/ a& p: v' x* ^2 a9 t老于,你6层板什么时间才完工的啊,在神些,帮帮他 [tthread=vdpfdhH, 秀去楞]http://app.qlogo.cn/mbloghe ...

) B2 r! i. Q1 w1 H3 C4 c8 Z打算元旦前完工,但是布局结束都一个多月了, 还在卡在如何布线这里。头绪太多,反而不敢下手。
作者: Yu_Shuang    时间: 2013-10-15 17:50
Wang200808 发表于 2013-10-14 17:416 V% {2 i) x$ J0 A
你的想法是对的。ddr2都必须要设计这种走法,ddr3可以用串推方式。你用的是32位的ddr吧。
6 @# o) q- c  c' l' L从你给的截图来 ...
7 m8 W& S0 f% l
我加你的qq,你看到时加我哦,教教我。
作者: tanyaofeng    时间: 2013-10-16 15:09
  追进度都追这来了。。
作者: willyeing    时间: 2013-10-16 16:02
Wang200808 发表于 2013-10-14 17:41# a* i+ d$ V! k9 m
你的想法是对的。ddr2都必须要设计这种走法,ddr3可以用串推方式。你用的是32位的ddr吧。
, C: G, G7 @5 w& s从你给的截图来 ...
! B0 H+ u/ N7 x. C) ?  Q8 D- U) |
DDR3应该叫fly-by结构。
作者: routon    时间: 2013-10-21 11:26
四片DDR2的拓扑可以用远端分支结构(即T型),T点在过孔处,布局最好是两两正反贴,这样好做等长。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2