EDA365电子工程师网

标题: 边沿斜率dt/dv问题请教 [打印本页]

作者: xiyuan    时间: 2013-8-22 11:49
标题: 边沿斜率dt/dv问题请教
   从信号完整性角度考虑,上升时间越短,高频分量越多,设计中尽可能选择边沿速率较低的器件。) P' s( q1 m/ L/ M
  从驱动能力角度考虑,信号变化沿越缓,处于非稳态时间越长,对器件工作稳定性越不利。( I/ }, H( T+ q$ x) y6 m3 B4 A& y- k
   芯片数据手册中的边沿斜率在设计中有什么指导意义?是要求驱动端信号的边沿斜率大于这个值,还是要求驱动端信号的边沿斜率小于这个值?
作者: 超級狗    时间: 2013-8-22 13:04
从信号完整性角度考虑,上升时间越短,高频分量越多,设计中尽可能选择边沿速率较低的器件。.
) [2 D7 L, B& _- O1 o+ n5 P
  y) K" _( d* {. s2 T& h: n  I
{:soso_e144:}

Square Wave Fourier Transform.png (4.24 KB, 下载次数: 0)

Square Wave Fourier Transform.png

SquareWave.gif (173.51 KB, 下载次数: 0)

SquareWave.gif

作者: 超級狗    时间: 2013-8-22 13:21
EIA RS-232 Specification Summary
" c! K9 F. T8 _, H  `0 p/ S, ?+ X9 {6 D
{:soso_e104:}

EIA RS-232 Specification Summary.jpg (95.6 KB, 下载次数: 1)

EIA RS-232 Specification Summary.jpg

作者: 超級狗    时间: 2013-8-22 13:30
偽雞百科(Wikipedia)
6 R6 c& \( |# X! f" M! T" X. Z' iIn electronics, slew rate is defined as the maximum rate of change of output voltage per unit of time and is expressed as volt per micro second.
  E- j$ H; o) r) I
6 c' j. B$ }% P# E{:soso_e122:}' I9 T1 d( M+ j

作者: xiyuan    时间: 2013-8-22 13:35
超級狗 发表于 2013-8-22 13:04

6 ^  @1 |( v) a( `6 K9 e2 w从信号完整性角度考虑,确实是这样的。 我在资料上看到:
$ M% N5 l8 U6 F/ d# f$ g7 r“输入信号必须满足输入信号边沿变化率的要求,只有信号满足此要求,逻辑器件才能可靠的识别出输入状态的变话,并做出有效地反应。信号变化沿越缓,则处于非稳态的时间越长,对器件工作的稳定性越不利”。
" y# i. k* [" l) J/ i2 o, u  这段话是不是可以这样理解,对于给定的接收端,对驱动信号有最低边沿速率的要求?
作者: iaiping    时间: 2013-8-25 00:24
狗版的square wave非常形象。。。




欢迎光临 EDA365电子工程师网 (https://bbs.elecnest.cn/) Powered by Discuz! X3.2